添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第390页 > MAX4042 > MAX4042 PDF资料 > MAX4042 PDF资料1第11页
单/双/四路,低成本, SOT23封装,
微功耗,轨到轨输入/输出运算放大器
例如, MAX4040采用+ 2.4V运行
供电,工作在T
A
= + 25 ° C,可输出240μA到
中V为100mV
CC
并且能够驱动一个9.6kΩ的
负载电阻到V
EE
:
2.4V - 0.1V
R
L
=
=
9.6k
到V
EE
240
A
同一个应用程序可以驱动一个4.6kΩ负载电阻
当V终止
CC
/ 2( + 1.2V在这种情况下) 。
MAX4040–
MAX4044
R
ISO
MAX4040–MAX4044
R
L
C
L
驱动容性负载
在MAX4040 - MAX4044是单位增益稳定的负载
高达200pF的(见负载电阻与电容性负载
图中
典型工作特性
).
这需要更大的电容式驱动器capa-应用
相容性应使用的输出之间的隔离电阻器
和容性负载(图6a- 6c中) 。注意,这
在增益精度损失,因为替代的结果
R
ISO
形成了一个分压器与负载电阻。
A
V
=
R
L
1
R
L
+ R
ISO
图6a 。使用电阻来隔离容性负载
运算放大器
MAX4040 /四十四分之四十二fig06b
电源旁路和布局
在MAX4040 - MAX4044系列工作,无论是从
单+ 2.4V至+ 5.5V电源或双± 1.2V至± 2.75V
耗材。对于单电源供电,绕过
与100nF的电容V电源
EE
(在本
案例GND ) 。对于双电源供电,无论是V
CC
和V
EE
电源应旁路至地与
独立100nF的电容。
良好的PCB布局技术优化perfor-
曼斯通过降低寄生电容的量
在运算放大器的输入和输出。为了减少杂散
电容,通过将克斯特尽量减少走线的长度
最终零部件尽可能靠近运算放大器。
表面贴装组件是一个很好的选择。
50mV/div
IN
50mV/div
OUT
100s/div
R
ISO
= NONE ,R
L
= 100kΩ的,C
L
= 700pf的
图6b 。无隔离电阻器的脉冲响应
MAX4040 /四十四分之四十二fig06c
使用MAX4040 - MAX4044
作为比较器
虽然使用了优化的运算放大器,
在MAX4040 - MAX4044也可以用作轨到轨
I / O比较。典型传播延迟取决于
在输入过驱动电压,如图7 。
外部滞后可以被用来最小化的风险
输出振荡。正反馈电路,如图
在图8中,使输入的阈值来改变时
输出电压的变化状态。两个阈值
创建可以通过计算一个滞后带
下面的等式:
V
HYST
= V
HI
- V
LO
V
LO
= V
IN
X R2 /(R1 +( R 1 X R 2 / R
HYST
) + R2)
V
HI
= [ ( R2 / R1 x垂直
IN
) + (R2 / R
HYST
)× V
CC
] /
(1 + R1 / R2 + R2 / R
HYST
)
50mV/div
IN
50mV/div
OUT
100s/div
R
ISO
= 1kΩ的,R
L
= 100kΩ的,C
L
= 700pf的
图6c 。脉冲响应与隔离电阻
11
______________________________________________________________________________________

深圳市碧威特网络技术有限公司