
+ 2.7V ,低功耗,双通道,
108ksps ,串行10位ADC ,采用8引脚μMAX封装
MAX157/MAX159
电气特性(续)
(V
DD
= + 2.7V至+ 5.25V ,V
REF
= 2.5V , 0.1μF的电容在REF ,女
SCLK
= 2.17MHz , 16时钟/转换周期( 108ksps )
CH- = GND为MAX159 ,T
A
= T
民
给T
最大
中,除非另有说明。典型值是在T
A
= +25°C.)
参数
电源要求
正电源电压
正电源电流
正电源电流
电源抑制
(注9 )
V
DD
I
DD
I
DD
PSR
经营模式
关机,
CS / SHDN
= GND
V
DD
= 2.7V至5.25V ,满量程输入
+2.7
0.9
0.2
±0.15
+5.25
2.0
5
V
mA
A
mV
符号
条件
民
典型值
最大
单位
时序特性(图7 )
(V
DD
= + 2.7V至+ 5.25V ,V
REF
= 2.5V , 0.1μF的电容在REF ,女
SCLK
= 2.17MHz , 16时钟/转换周期( 108ksps )
CH- = GND为MAX159 ,T
A
= T
民
给T
最大
中,除非另有说明。典型值是在T
A
= +25°C.)
参数
唤醒时间
CS / SHDN
下降到输出使能
CS / SHDN
上升到输出
关闭
SCLK秋季到输出数据有效
SCLK时钟频率
符号
t
WAKE
t
DV
t
TR
t
DO
f
SCLK
C
L
= 100pF的(图1)
C
L
= 100pF的(图1)
C
L
= 100pF的
外部时钟
内部时钟SCLK只用于数据传输
外部时钟
SCLK脉冲宽高
t
CH
内部时钟SCLK只用于数据传输
(注8)
外部时钟
SCLK脉冲宽度低
SCLK为
CS / SHDN
格局
CS / SHDN
脉冲宽度
t
CL
t
个SCLK
t
CS
内部时钟SCLK只用于数据传输
(注8)
20
0.1
0
215
50
215
50
60
60
ns
ns
ns
ns
条件
民
2.5
120
120
120
2.17
5
典型值
最大
单位
s
ns
ns
ns
兆赫
注1 :
测试条件: V
DD
= +2.7V.
注2 :
相对精度是模拟值从它的理论值后的满量程范围的任何代码的偏差已
校准。
注3 :
偏移调零。
注4 :
该通道接地;该正弦波施加于关闭通道(仅MAX157 ) 。
注5 :
转换时间被定义为时钟周期的数目乘以时钟周期;时钟具有50 %的占空比。
注6 :
共模范围的模拟输入是从GND到V
DD
( MAX159只) 。
注7 :
ADC的性能是由转换器的本底噪声,典型地300μVp - 对限定。
注8 :
通过设计保证。不受生产测试。
注9 :
测量V
FS
(2.7V) - V
FS
(5.25V).
4
_______________________________________________________________________________________