
LTC1654
单操作
串行接口
在SDI输入的数据被加载到移位寄存器
在SCK的上升沿。该MSB先加载。该
时钟内部关闭时, CS / LD为高。注意:
SCK必须是低前CS / LD被拉低,以避免
额外的内部时钟脉冲。
如果没有菊花链是必需的,在输入单词可
24位宽的,如图中的定时图。 8个MSB ,
这是第一次加载,是控制和地址位
接着是16位的数据字。在过去的两个LSB
数据字都不要管它。输入字可以是一个流
三个8 - bit宽的段,如图中的“ 24位
更新“时序图。
如果菊花链需要或者输入需要
写入两个16位宽的段,然后将输入字
可以是32位宽,前8位(MSB )是不
问津。剩余的24位是控制/地址和
数据。这也显示在时序图。该
内部32位移位寄存器的缓冲输出是
可在SDO引脚,其摆幅从GND到V
CC
.
多LTC1654s可以菊花链由一起
连接SDO引脚到下一个IC的SDI引脚。该
SCK和CS / LD信号仍通用于所有集成电路
菊花链。串行数据被计时到所有芯片,
那么CS / LD信号被拉高更新所有DAC
同时。
表1示出了用于控制/地址位的真值表。
当被首先应用在耗材方面, LTC1654用途
慢速模式中,输出被设定为0伏,将0是
加载到32位输入移位寄存器。三个例子
用来说明DAC的操作:
1.
加载和更新DAC A ,在快速模式。离开DAC B
不变。
执行以下序列为
控制,地址和数据位:
步骤1:设置DAC A ,在快速模式
CS / LD
CS / LD
CS / LD
时钟0101 0000 XXXXXXXX XXXXXXXX ;
第2步:加载和更新DAC A与数据
时钟0011 0000 +的数据; CS / LD
6
U
2.
加载和更新DAC A在低速模式。掉电
DAC B.
执行以下序列的控制,
地址位和数据位:
步骤1:设置DAC A慢速模式
CS / LD
CS / LD
CS / LD
CS / LD
CS / LD
时钟0110 0000 XXXXXXXX XXXXXXXX ;
第2步:加载和更新DAC A与数据
时钟0011 0000 +的数据; CS / LD
时钟0100 0001 XXXXXXXX XXXXXXXX ;
第3步:掉电DAC B
3.
掉电两个DAC在同一时间。
执行
下列序列的控制,地址和数据
位:
第1步:掉电同步两个DAC
CS / LD
CS / LD
时钟0100 1111 XXXXXXXX XXXXXXXX ;
电压输出
该LTC1654来完全与轨到轨电压
输出缓冲放大器。这些放大器将摆动
在任一电源轨的几毫伏时卸载
和任一电源轨的300mV的范围内时,下沉
或采购5毫安。
有两种增益配置模式的LTC1654 :
一)增益为1 : (X
1
/X
1/2
绑REFLO )
V
OUT
= (V
REFHI
– V
REFLO
) ( SDI / 16384 ) + V
REFLO
B) 1/2 GAIN : (X
1
/X
1/2
连接到V
OUT
)
V
OUT
= (1/2)(V
REFHI
– V
REFLO
) ( SDI / 16384 ) + V
REFLO
此外,LTC 1654有两种速度模式:快速模式
慢速模式。当在快速模式中操作时,
输出放大器将在3.5μs (典型值)回落至14位上
4V输出摆幅。在低速模式下,他们将定居
8μs 。总电源电流为750μA ,在快速模式
和450μA ,在低速模式。