
LTC1417
应用信息
转换详情
该LTC1417采用逐次逼近算法
和一个内部采样和保持电路来转换一个
模拟信号到一个14位串行输出。该ADC的COM -
完整的带有精密基准和一个内部时钟。该
控制逻辑,提供了简单的接口与微处理器
和DSP (请参阅数字接口部分
数据格式)。
转换开始由CONVST输入控制。在
开始转换时,逐次逼近
寄存器( SAR)复位。一旦一个转换周期有
开始,它不能被重新启动。
在转换过程中,内部的差分14位
电容式DAC输出从测序特区
最显着的位( MSB ),以最少的显着位( LSB ) 。
参照图1 ,将A
IN +
AND A
IN-
输入是CON-
连接至取样与保持电容器(C
样品
)能很好地协同
荷兰国际集团的获取阶段和比较器的偏移被置空
归零开关。在此获取的相位,最小
为500ns的延迟将提供足够的时间为样品 -
和保持电容器,以获得所述模拟信号。中
在转换阶段,比较归零开关打开,
放置在比较模式的比较。输入
交换机连接了C
样品
电容到地,
传送所述差分模拟输入充电到
求和点。该输入电荷依次为
与由所提供的二进制加权的费用相比
差动电容式DAC 。位决定是由制作
的高速比较。在一次转换结束时,将
差分DAC输出平衡了A
IN +
AND A
IN-
输入
收费。特区含量(一个14位数据字)的
代表的差异
IN +
AND A
IN-
输出
通过串行针D
OUT
.
直流性能
测量与相关的转换噪声的一种方法
高分辨率ADC是在哪里使用的技术的DC
信号被施加到ADC和由此而来的输入
输出码中收集到大量的转换
sions 。例如,在输出的图2中,分配
代码示出了用于直流输入已数字化的4096
次。分布是高斯和RMS代码
转型是关于0.33LSB 。
4000
3500
3000
2500
COUNTS
A
IN +
样品
C
样品+
HOLD
零位调整开关系列
HOLD
A
IN-
样品
C
样品
HOLD
C
DAC +
HOLD
+
V
DAC
+
C
DAC
–
COMP
–
V
DAC部
14
特区
移
注册
图1.简化的框图
U
W
U
U
2000
1500
1000
500
0
–2
–1
0
CODE
1417 F02
1
2
图2.直方图为4096转换
动态性能
该LTC1417具有卓越的高速采样capabil-
性。 FFT(快速傅里叶变换)的测试技术被用于
测试ADC的频率响应,失真和
噪音性能在额定吞吐量。通过应用
一个低失真的正弦波,并分析该数字输出
使用FFT算法, ADC的频谱内容可以是
检查以外的基频。
图3显示了一个典型的LTC1417 FFT图。
D
OUT
1417 F01
9