
IDT723626 /七十二万三千六百四十六分之七十二万三千六百三十六CMOS三路BUS SyncFIFO
具有总线匹配256 ×36× 2 512 ×36× 2和1024 ×36× 2
商业级温度范围
时序要求在推荐的电源电压的值域
年龄和经营自由的空气温度
(商业: V
CC
= 5.0V ± 10% ,T
A
= 0 ° C至+ 70 ° C)
广告
IDT723626L12
IDT723626L15
IDT723636L12
IDT723636L15
IDT723646L12
IDT723646L15
符号
f
S
t
CLK
t
CLKH
t
CLKL
t
DS
t
ENS1
t
ENS2
t
RSTS
t
FSS
t
BES
t
SPMS
t
SDS
t
SENS
t
FWS
t
DH
t
ENH
t
RSTH
t
FSH
t
BEH
t
SPMH
t
SDH
t
SENH
t
SPH
t
SKEW1
(3)
t
SKEW2
(3,4)
参数
时钟频率, CLKA , CLKB或CLKC
时钟周期, CLKA , CLKB ,或CLKC
脉冲持续时间, CLKA , CLKB或CLKC高
脉冲持续时间, CLKA , CLKB ,或CLKC低
建立时间, A0 - A35 CLKA ↑和C0 - C17 CLKC ↑前前
建立时间,
CSA
和W / RA CLKA ↑前;
CSB
CLKB ↑前
建立时间, ENA和MBA CLKA ↑前; RENB和MBB CLKB ↑前;
WENC和MBC CLKC ↑前
建立时间,
MRS1 , MRS2 , PRS1 ,
or
PRS2
LOW CLKA ↑或CLKB ↑前
(2)
建立时间, FS0和FS1前
MRS1
和
MRS2
高
建立时间,前/ FWFT
MRS1
和
MRS2
高
建立时间,
SPM
前
MRS1
和
MRS2
高
建立时间, FS0 / CLKA ↑之前, SD
建立时间, FS1 / SEN CLKA ↑前
建立时间, CLKA ↑前/ FWFT
CLKA ↑和C0 - C17 CLKC ↑后后保持时间, A0- A35
保持时间,
CSA ,
W / RA , ENA和CLKA ↑后MBA ;
公务员事务局,
RENB和MBB
之后CLKB ↑ ; WENC和MBC CLKC ↑后
保持时间,
MRS1 , MRS2 , PRS1
or
PRS2
LOW CLKA ↑或CLKB ↑后
(2)
后保持时间, FS0和FS1
MRS1
和
MRS2
高
保持时间, BE / FWFT后
MRS1
和
MRS2
高
保持时间,
SPM
后
MRS1
和
MRS2
高
CLKA ↑后保持时间, FS0 / SD
CLKA ↑后保持时间, FS1 / SEN高
后保持时间, FS1 / SEN高
MRS1
和
MRS2
高
偏移时间, CLKA ↑和CLKB ↑之间的
EFB / ORB
和
FFA / IRA ;
间
CLKA ↑和CLKC ↑为
EFA / ORA
和
FFC / IRC
偏移时间, CLKA ↑和CLKB ↑之间的
AEB
与AFA ; CLKA ↑之间
CLKC ↑为
AEA
和
AFC
分钟。
—
12
5
5
3
4
3
5
7.5
7.5
7.5
3
3
0
0.5
0.5
4
2
2
2
0.5
0.5
2
5
12
马克斯。
83
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
分钟。
—
15
6
6
4
4.5
4.5
5
7.5
7.5
7.5
4
4
0
1
1
4
2
2
2
1
1
2
7.5
12
马克斯。
66.7
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意事项:
1.工业温度范围的产品可通过特殊订单。
2.要求进行计数的时钟边缘的至少四个需要重置的FIFO之一。
3.斜交时间是不正确的设备操作的时序约束包括它只是为了说明中CLKA的周期,周期CLKB和CLKC周期的时序关系。
4.设计模拟,没有测试(典型值) 。
8