
IDT723626 /七十二万三千六百四十六分之七十二万三千六百三十六CMOS三路BUS SyncFIFO
具有总线匹配256 ×36× 2 512 ×36× 2和1024 ×36× 2
商业级温度范围
描述(续)
8纳秒。船上两个独立的512分之256 / 1,024× 36的双端口SRAM的FIFO
双向36 - bit总线( A口)和2之间的每个芯片的缓冲区中的数据
单向18位总线(端口B发送数据, C口接收数据。 ) FIFO
端口B的数据可以被读出并使用任何18位或9-写入端口C
位格式的BIG-或小端配置的选择。
这些器件同步(时钟) FIFO ,这意味着每个端口
采用同步接口。通过一个端口的所有数据传输都门
到端口的时钟由使能信号低电平到高电平跳变。时钟的
每个端口是彼此独立的,并且可以是异步或
重合。在使每个端口被配置为提供一种简单
引脚配置
MBF1
VCC
AEB
AFC
EFB / ORB
FFC / IRC
GND
CSB
WENC
RENB
CSA
FFA / IRA
EFA / ORA
PRS1
VCC
AFA
AEA
MBF2
工商管理硕士
MRS1
FS0/SD
CLKC
GND
FS1/SEN
MRS2
MBB
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
指数
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
W / RA
ENA
CLKA
GND
A35
A34
A33
A32
VCC
A31
A30
GND
A29
A28
A27
A26
A25
A24
A23
BE / FWFT
GND
A22
VCC
A21
A20
A19
A18
GND
A17
A16
A15
A14
A13
VCC
A12
GND
A11
A10
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
CLKB
PRS2
VCC
C17
C16
C15
C14
GND
MBC
C13
C12
C11
C10
C9
C8
VCC
C7
C6
SIZEB
GND
C5
C4
C3
C2
C1
C0
GND
B17
B16
SIZEC
VCC
B15
B14
B13
B12
GND
B11
B10
A9
A8
A7
A6
GND
A5
A4
A3
SPM
VCC
A2
A1
A0
GND
B0
B1
B2
B3
B4
B5
GND
B6
VCC
B7
B8
B9
3271 drw02
TQFP ( PK128-1 ,订货代码: PF )
顶视图
2