
集成
电路
系统公司
ICS9148-37
频率发生器&集成缓冲器奔腾/专业版
TM
概述
该
ICS9148-37
对于单芯片时钟溶液
采用VIA MVP3风格的台式机/笔记本设计
芯片组。它提供了这样一个所有必要的时钟信号
系统。
扩频可以通过我启用
2
C语言编程。
扩频通常会降低系统的电磁干扰8dB至
10分贝。这简化了EMI认证,而不诉诸
电路板设计迭代或昂贵的屏蔽。该
ICS9148-
37
采用专有的闭环设计,紧密
控制散布在处理的比例和
的温度变化。
串行编程我
2
C接口允许更改的功能,
停止的时钟程序和频率选择。该
SD_SEL锁存输入允许SDRAM频率
按照CPUCLK的频率( SD_SEL = 1)或AGP的
时钟频率( SD_SEL = 0)
特点
生成下面的系统时钟:
- 4个CPU ( 2.5V / 3.3V )高达100MHz的。
- 6个PCI ( 3.3V ) @ 33.3MHz
- 2AGP ( 3.3V ) @ 2个PCI
- 12的SDRAM ( 3.3V ) @无论CPU还是AGP
- 2 REF ( 3.3V ) @ 14.318MHz
歪斜的特点:
- 中央处理器? CPU<250ps
- SDRAM ? SDRAM < 250PS
- CPU - SDRAM < 250PS
- CPU - AGP : <为1ns
- CPU (早期) - PCI : 1-4ns
支持扩频调制0.25 ,± 0.6 %
串行I
2
C接口的电源管理,
频率选择,扩展频谱。
通过PCI高效的电源管理方案,
CPU停止时钟。
使用外部14.318MHz晶振
48引脚SSOP 300MIL 。
框图
引脚配置
电源组
VDD1 = REF (0: 1)中, X1,X2
VDD2 = PCICLK_F , PCICLK (0: 5)
VDD3 = SDRAM ( 0:11 ) ,供应PLL内核,
24兆赫, 48MHz的
VDD4 = AGP (0: 1)
VDDL = CPUCLK (0 :3)的
0143G—08/04/04
48引脚SSOP
中*内部上拉电阻
240K至3.3V的输入指示