位置:首页 > IC型号导航 > 首字符7型号页 > 首字符7的型号第122页 > 74LVC2G241DC > 74LVC2G241DC PDF资料 > 74LVC2G241DC PDF资料2第2页

飞利浦半导体
产品speci fi cation
与5 V双缓冲/线路驱动器
宽容输入/输出;三态
特点
宽电源电压范围从1.65 V至5.5 V
5 V容限输入/输出5 V逻辑接口
高噪声抗扰度
符合JEDEC标准:
- JESD8-7 ( 1.65 V至1.95 V)
- JESD8-5 ( 2.3 V至2.7 V )
- JESD8B / JESD36 ( 2.7 V至3.6 V ) 。
±24
mA输出驱动(V
CC
= 3.0 V)
CMOS低功耗
闭锁性能超过250毫安
直接接口与TTL电平
输入接收电压高达5 V
多种封装选择
ESD保护:
- HBM EIA / JESD22 - A114 -B超过2000伏
- MM EIA / JESD22 - A115 - A超过200 V.
从指定的
40 °C
+85
°C
和
40 °C
+125
°C.
快速参考数据
GND = 0 V ;吨
AMB
= 25
°C.
符号
t
PHL
/t
PLH
参数
条件
V
CC
= 2.5 V ;
L
= 30 pF的;
L
= 500
V
CC
= 2.7 V ;
L
= 50 pF的;
L
= 500
V
CC
= 3.3 V ;
L
= 50 pF的;
L
= 500
V
CC
= 5.0 V ;
L
= 50 pF的;
L
= 500
C
I
C
PD
输入电容
每个缓冲器的输出功率耗散电容启用;注1和2
输出禁用;注1和2
笔记
1. C
PD
被用于确定所述动态功耗(P
D
in
W).
P
D
= C
PD
×
V
CC2
×
f
i
×
N +
∑(C
L
×
V
CC2
×
f
o
)其中:
f
i
=以MHz输入频率;
f
o
=以MHz输出频率;
C
L
=以pF输出负载电容;
V
CC
=伏特的供电电压;
N =输入切换次数;
∑(C
L
×
V
CC2
×
f
o
) =产出的总和。
2.条件为V
I
= GND到V
CC
.
描述
74LVC2G241
该74LVC2G241是一款高性能,低功耗,
低电压,硅栅CMOS器件和优越于最
先进的CMOS兼容TTL家庭。
输入可驱动无论从3.3 V或5 V设备。这
特征允许使用这些设备作为一个翻译
混合3.3 V和5 V环境。
此设备是针对局部断电完全指定
使用我的应用
关闭
。在我
关闭
电路关闭输出,
防止损坏回流电流通过
设备时,电源断开。
该74LVC2G241是双非反相缓冲器/线路驱动器
具有三态输出。 3态输出被控制
输出使能输入图10E和2OE 。在较高的水平
引脚图10E使输出1Y承担了高阻抗
OFF状态。水平低引脚2OE导致输出2Y到
假设高阻关断状态。施密特触发器
在所有输入动作使得电路的包容度很高
输入速度较慢的上升和下降时间。
典型
4.5
2.8
2.8
2.6
2.1
2
20
5
ns
ns
ns
ns
ns
单位
传播延迟nA的输入输出NY V
CC
= 1.8 V ;
L
= 30 pF的;
L
= 1 k
pF
pF
pF
2005年2月02
2