
飞利浦半导体
产品speci fi cation
10位D型触发器;正边沿触发
(3-State)
74ABT821
特点
倒装FL OPS
用正边沿触发的D型高速并行寄存器
理想的地方高速,轻载或无风扇增加的
输出能力: + 64毫安/ -32mA
闭锁保护超过每JEDEC标准17 500毫安
ESD保护超过每MIL STD 883方法3015 2000伏
开机三态
上电复位
描述
该74ABT821高性能BiCMOS器件结合了低
静态和动态功耗,高速和高
输出驱动器。
该74ABT821总线接口注册的目的是消除
需要额外的软件包,以现有的缓冲寄存器和提供
每机型号200 V
与MOS微处理器所需
额外的数据宽度为公交车承载的更广泛的数据/地址路径
奇偶校验。
该74ABT821是的缓冲10 -bit宽版
74ABT374 / 74ABT534功能。
该74ABT821是一个10位,边沿触发的寄存器耦合到十
三态输出缓冲器。该装置的两部分被控制
独立地由时钟(CP)和输出使能( OE)的控制
城门。
该寄存器被完全边沿触发。每个D输入的状态, 1
建立时间之前,由低到高时钟转变被转移到
相应的触发器的Q输出端。
3态输出缓冲器设计用于驱动重仓
三态总线, MOS存储器,或MOS微处理器。
低电平有效输出使能( OE )控制所有10三态缓冲器
独立的寄存器操作。当OE为低电平时,在数据
寄存器出现在输出端。当OE为高电平时,输出
在高阻抗“关闭”状态,这意味着他们将没有驱动
也装载车。
快速参考数据
符号
t
PLH
t
PHL
C
IN
C
OUT
I
CCZ
参数
传播延迟
CP到Qn
输入电容
输出电容
总电源电流
条件
T
AMB
= 25°C ; GND = 0V
C
L
= 50pF的; V
CC
= 5V
V
I
= 0V或V
CC
输出禁用; V
O
= 0V或V
CC
输出禁用; V
CC
=5.5V
典型
4.6
4
7
500
单位
ns
pF
pF
nA
订购信息
套餐
24引脚塑料DIP
24引脚塑料SO
24引脚塑封SSOP II型
24引脚塑料TSSOP I型
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
北美以外的地区
74ABT821
74ABT821
74ABT821 DB
74ABT821 PW
北美
74ABT821
74ABT821
74ABT821 DB
74ABT821PW DH
DWG号
SOT222-1
SOT137-1
SOT340-1
SOT355-1
引脚配置
OE
D0
D1
D2
D3
D4
D5
D6
D7
1
2
3
4
5
6
顶视图
7
8
9
18
17
16
15
14
13
Q5
Q6
Q7
Q8
Q9
CP
24
23
22
21
20
19
V
CC
Q0
Q1
Q2
Q3
Q4
引脚说明
引脚数
1
2, 3, 4, 5, 6,
7, 8, 9, 10, 11
23, 22, 21, 20, 19,
18, 17, 16, 15, 14
13
10
20
符号
OE
D0-D9
Q0-Q9
CP
GND
V
CC
功能
输出使能输入
(低电平有效)
数据输入
数据输出
时钟脉冲输入(主动
上升沿)
地( 0V )
正电源电压
D8 10
D9 11
GND 12
SA00223
1995年9月6日
1
853-1616 15703