
LTC2410
应用S我FOR ATIO
与外部源同步, LTC2410可以
操作与外部转换时钟。该转换器
自动检测外部时钟的存在
在F信号
O
引脚和关闭内部振荡器。该
频率f
EOSC
的外部信号必须至少
待检测2560Hz ( 1Hz的陷波频率) 。该克斯特
内部时钟信号的占空比不是显著只要
最小和最大规格为高和
低周期T
HEO
和T
LEO
被观察到。
虽然有一个外部转换时钟运行
频率f
EOSC
时, LTC2410提供了比110分贝好
正常模抑制在一个频率范围F
EOSC
/2560
±4%
和它的谐波。正常模式抑制的
从步骤f输入频率偏差的函数
EOSC
/2560
示于图4 。
每当外部时钟不存在在F
O
该引脚
转换器会自动激活其内部振荡器和
进入内部转换时钟模式。该LTC2410
操作不会受到干扰,如果转换的变化
在睡眠状态或者在发生时钟源
而转换器使用外部数据输出状态
串行时钟。如果在转换过程中发生的变化
状态时,正在进行的转换的结果可以是
外规范,但下面的转换会
不会受到影响。如果数据输出期间发生的变化
状态和转换器的内部SCK模式下,
串行时钟的占空比可能会受到影响,但该串行数据
流将仍然有效。
表3. LTC2410状态持续时间
状态
兑换
经营模式
内部振荡器
F
O
= LOW
( 60Hz抑制)
F
O
=高
( 50Hz的抑制)
外部振荡器
F
O
=外部振荡器
频率为f
EOSC
千赫
(f
EOSC
/ 2560拒收)
F
O
=低/高
(内部振荡器)
F
O
=外部振荡器
频率f
EOSC
千赫
外部串行时钟与
频率f
SCK
千赫
长短
133ms ,输出数据速率
≤
7.5读数/秒
在160ms ,输出数据速率
≤
6.2读数/秒
20510/f
EOSC
S,输出数据速率
≤
f
EOSC
/ 20510读数/秒
常模抑制(分贝)
睡觉
数据输出
内部串行时钟
U
–80
–85
–90
–95
–100
–105
–110
–115
–120
–125
–130
–135
–140
–12
–8
–4
0
4
8
12
差分输入信号频率
偏离NOTCH频率f
EOSC
/2560(%)
2410 F04
W
U
U
图4: LTC2410模抑制当
使用的频率f的外部振荡器
EOSC
表3总结了每个状态和持续时间
可实现的输出数据速率为F的函数
O
.
串行接口引脚
该LTC2410传输转换结果并重新
通过同步才能享有的转换命令开始
异步的3线接口。在转换和
睡眠状态,该接口可以被用来评估
转换器的状态,并在数据输出状态是用
读取转换结果。
只要CS =高电平,直到CS =低和SCK
只要CS =低,但最长不超过1.67ms
( 32 SCK周期)
只要CS =低,但不超过256 /女
EOSC
ms
( 32 SCK周期)
只要CS =低,但最长不超过32 /女
SCK
ms
( 32 SCK周期)
11