
LTC2404/LTC2408
应用信息
使用外部时钟为加快转换速度
该LTC2404 / LTC2408的转换时间为阻止 -
通过在F的条件下开采
O
引脚。若F
O
连接
到GND为60Hz抑制,转换时间为133μs 。
当f
O
连接到V
CC
时,转换时间为160μs 。为
f的外部供给的频率
EOSC
(千赫) ,犯人
版本时间:
t
CONV
= 20480/f
EOSC
(千赫)
由此产生的频抑制为:
陷波频率= 8 /吨
CONV
最大输出字速率是:
该DC规格均保证在f
EOSC
到一个
最大307.2kHz的,产生了最大的输出
大约15Hz的字速率。然而,对于更快的速率
在降低性能,频率高达1.22MHz可以
在F中使用
O
引脚。图5和图6示出了INL和
分辨率与输出速率。
串行接口
该LTC2404 / LTC2408传输转换结果,
编程信道选择和接收的开始
通过同步4线转换命令IN-
terface ( SCK = CLK , CSADC = CSMUX ) 。在转换
锡永和睡眠状态,该接口可用于评估
该转换器的状态。而在睡眠状态下该接口
可用于编程的一个输入声道。期间的数据
输出状态它用于读取转换结果。
ADC的串行时钟输入/输出( SCK )
在SCK (引脚25),串行时钟信号目前用于
同步数据传输。每个数据位被移出
SDO引脚上的串行时钟的下降沿。
在操作过程中的内部SCK模式下, SCK引脚为
输出和LTC2404 / LTC2408创建其自己的序列
通过将内部转换时钟由8.在时钟
操作外部SCK模式下, SCK引脚用作
输入。内部或外部的SCK模式被选择上
电,然后重新选择每一次HIGH到LOW
转型是在CSADC引脚检测。如果SCK为高电平或
浮在上电时或在此过渡中,转换器
进入内部SCK模式。如果SCK为低,在电
或在此过渡期间,转换器进入外部
SCK模式。
多路串行输入时钟( CLK )
一般情况下,该引脚在外部连接到SCK为4线OP-
累加器。在CLK (引脚19 )与CSMUX举行的上升沿
HIGH时,数据被串行移入复用器。如果CSMUX
为低电平时, CLK输入将被禁用,通道
选择不变。
串行数据输出( SDO )
串行数据输出引脚, SDO (引脚24 ) ,驱动串行
期间的数据输出状态的数据。另外, SDO引脚
OWR
=
1
在赫兹
t
兑换
+
t
DataOutput中
24
22
20
V
CC
= 5V
V
REF
= 5V
F
0
- 外部
(20480
×
最大
输出速率)
INL (位)
18
16
T
A
= 25°C
14
T
A
= 90°C
12
10
8
0
5 10 15 20 25 30 35 40 45 50 55 60
最大输出频率(Hz )
24048 G27
图5. INL VS最大输出速率
24
22
F
O
- 外部
(20480
×
最大
输出速率)
T
A
= 25°C
T
A
= 90°C
V
CC
= V
REF
= 5V
V
CC
= V
REF
= 3V
14
12
10
8
0
*解决方案=
登录(V
REF
/ RMS噪声)
登录(2)
分辨率(位) *
20
18
16
5 10 15 20 25 30 35 40 45 50 55 60
最大输出频率(Hz )
24048 G28
图6.分辨率VS最大输出速率
16
U
W
U
U