添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第308页 > LTC2237 > LTC2237 PDF资料 > LTC2237 PDF资料1第14页
LTC2249
应用S我FOR ATIO
U
数据格式
使用MODE引脚, LTC2249的并行数字输出
可以选择偏移二进制或2的补码
格式。连接方式为GND或1 / 3V
DD
SELECTS
直接二进制输出格式。连接方式为
2/3V
DD
或V
DD
选择2的补码输出格式。
外部电阻分压器可用于设定1 / 3V系统
DD
或2 / 3V
DD
逻辑值。表1示出的逻辑状态为
MODE引脚。
表1. MODE引脚功能
模式引脚
0
1/3V
DD
2/3V
DD
V
DD
输出格式
直接二进制
直接二进制
2的补码
2的补码
时钟占空比
周期稳定器
关闭
On
On
关闭
的LTC2249采样率的下限被确定
由采样和保持电路下垂。流水线
该ADC的架构依赖于存储在模拟信号
小值电容。结漏电流会放电
电容器。规定的最小工作频
昆西的LTC2249是1Msps的。
数字输出
数字输出缓冲器
图12示出的等效电路为一个单一的输出
缓冲区。每个缓冲区由OV供电
DD
和OGND ,异
来自ADC的电源和接地迟来。附加
在该输出驱动N沟道晶体管允许操作
下降到较低的电压。在系列中的内部电阻与
输出使输出显示为50Ω外部
电路,并且可以消除需要外部阻尼
电阻器。
如同所有的高速/高分辨率的转换器,所述
数字输出负载可能会影响性能。该
LTC2249的数字输出驱动应该最小
容性负载,以避免之间的可能相互作用
数字输出和敏感输入电路。输出
应与装置被缓冲诸如ALVCH16373
CMOS锁存器。全速运转的容性负载
应保持在10pF以下。
较低的OV
DD
电压也将有助于减少干扰
从数字输出。
LTC2249
OV
DD
V
DD
V
DD
0.5V
到V
DD
0.1F
OV
DD
数据
LATCH
OE
OGND
预驱动器
逻辑
43
典型
数据
产量
图12.数字输出缓冲器
14
W
U U
溢流位
当作者输出一个逻辑高的转换器可以是
overranged或underranged 。
输出驱动器电源
单独的输出电源和接地引脚允许输出
司机可从模拟电路隔离。电源
供应数字输出缓冲器,OV
DD
,要绑
到相同的电源作为用于逻辑被驱动。为
例如,如果该转换器驱动DSP搭载了1.8V
供应,那么OV
DD
应该连接到同一个1.8V电源。
OV
DD
可以从为500mV到任何电压供电
在V
DD
零件。 OGND可以与任何电压供电
从GND上升到1V和必须小于OV
DD
。逻辑
输出将OGND和OV之间摇摆
DD
.
OUTPUT ENABLE
该输出可与输出禁用使能引脚, OE 。
OE高禁用所有的数据输出,包括研究。数据AC-
塞斯和总线释放时间太慢,让
在全速启用和禁用输出OP-
累加器。长期间的输出Hi-Z状态是为使用
活动的时间内。
2249 F12
2249f

深圳市碧威特网络技术有限公司