
LTC1326/LTC1326-2.5
引脚功能
V
CC3
(引脚1 ) :
3.3V检测输入和电源引脚
该IC 。旁路至地
≥
0.1μF的陶瓷电容。
V
CC5
(引脚2 ) ( LTC1326 ) :
5V检测输入。用作栅极
开车的RST输出FET当V的电压
CC3
is
小于上的电压V
CC5
。如果未使用的,它可连接到
V
CC3
(见双核和单电源监控操作中
应用信息部分) 。
V
CC25
(引脚2 ) ( LTC1326-2.5 ) :
2.5V检测输入。作为
对于RST输出FET的栅极驱动器时,在V的电压
CC3
小于上的电压V
CC25
。如果未使用它可以连
到V
CC3
.
V
CCA
(引脚3 ) :
1V感,高阻抗输入。可以
作为一个逻辑输入一个1V的阈值。如果不使用它可以
被束缚在V
CC3
或V
CC25
.
GND (引脚4 ) :
地面上。
RST (引脚5 ) :
复位逻辑输出。高有效CMOS逻辑
输出驱动高到V
CC3
, RST缓冲补充。
在RST引脚上的外部下拉驱动此引脚
高。
RST (引脚6 ) :
复位逻辑输出。低电平有效,漏极开路
逻辑输出,弱上拉至V
CC3
。可拉
大于V
CC3
接口为5V逻辑的时候。断言
当一个人的耗材或多个以下之旅
阈值并保持200ms的毕竟成为供应
有效的。策略路由后,还声称保持低电平超过
2秒,再进行一个额外的200ms以后的PBR是
释放。
SRST (引脚7 ) :
软复位。低电平有效,开漏逻辑
与弱上拉至V输出
CC3
。可拉
大于V
CC3
接口为5V逻辑的时候。断言
为PBR后100μs的保持低电平小于2秒
并发布。
PBR (引脚8 ) :
按钮复位。低电平有效逻辑输入
与弱上拉至V
CC3
。可以被拉大于
V
CC3
接口为5V逻辑的时候。当断言少
超过2秒,输出一个软复位100μs的脉冲上
SRST引脚。当PBR被认定为大于2的
秒, RST输出被拉低并保持低
直到200毫秒后, PBR被释放。
6
U
U
U