
ISL6123 , ISL6124 , ISL6125 , ISL6126 , ISL6127 , ISL6128
的默认配置
ISL612XSEQEVAL1
电路系统是围绕着以下设计建造
假设:
1.使用
ISL6123IR
or
ISL6124IR
2.四个电源被测序的5V ( IN_A ) , 3.3V
( IN_B ) , 2.5V ( IN_C )和1.5V ( IN_D )时, UVLO水平
有 80 %的额定电压。电阻器选择这样
每一个分隔器的总电阻是 10K使用
标准值电阻接近80%
标称= 0.63V的UVLO输入。
3.期望的顺序导通顺序是第一5V和
3.3V供应在一起,然后在2.5V电源约
75ms后,最后的1.5V电源后约45ms 。
4.所需的关断顺序是第一个既1.5V和3.3V
供应与此同时那么2.5V电源约
50毫秒后,最后的5V电源约后72ms 。
采取的所有范围的镜头从ISL612xSEQEVAL1板。
图7和图8示出了所希望的导通和关断
分别序列。排序顺序和延迟
电压之间的顺序是由外部电容设置
值比说明,以便其他的都可以实现。
图9和图10示出之间的定时关系
EN输入, RESET # , DLY和GATE输出和
VOUT的电压为单个信道被接通和关断
分别。在图9中,因为它断言复位#未示
在160ms后,最后GATE变高。
所有IC系列中的不同有着相似的功能DLY_X
电容充电, GATE和RESET #操作。图
图11至14示出了主要的特征和功能
差异为每个ISL6125 , ISL6126 , ISL6127和
ISL6128变体,每一个进行说明。
图11采用了6125开漏输出为
测序和关闭以及RESET # relatiionship
这类似于所有其它家族的变体。
图12示出的独立的输入特征
ISL6126这使得一旦EN #低每个UVLO到
可单独满足,其相关的门开启
上。只有当最后一个变量的VIN被满足,如图
请问RESET #释放信号都输入电压
有效的。
图13显示了ISL6127预编程的ABCD上
DCBA断阶排序以最小的非可调
每间延迟。
图14说明了冗余的独立性
2轨音序器。它表明,任何一个两组
可以被关闭并重启与ABCD的顺序
电容可编程延时一次则EN输入为
拉低。
典型性能波形
5VOUT
5VOUT
RESET#
ENABLE #
3.3VOUT
3.3VOUTPUT
2.5VOUT
1.5VOUT
1.5VOUT
2.5VOUT
ENABLE #
1V/DIV
40ms/DIV
1V/DIV
20ms/DIV
图7. ISL6124测序开启
图8. ISL6124测序TURN -OFF
9