
集成
电路
系统公司
ICS94211
可编程系统频率发生器为PII / III
推荐应用:
440BX /威盛Apollo Pro133 / ALI 1631芯片组的风格。
输出特点:
2 - 处理器@ 2.5V
1 - IOAPIC @ 2.5V
13 - SDRAM的3.3V @
6 - PCI @ 3.3V ,
1 - 为48MHz , 3.3V @
1 - 的24MHz @ 3.3V
2 - REF @ 3.3V , 14.318MHz 。
产品特点:
可编程输出中的频率。
可编程的输出中的上升/下降时间。
可编程PCICLK , PCICLK_F ,
SDRAM歪斜。
实时系统复位输出
扩频电磁干扰控制通常是通过7分贝到8分贝,
可编程扩频百分比。
看门狗定时器技术来重置系统
如果超频导致故障。
使用外部14.318MHz晶振。
FS管脚的频率选择
关键的特定连接的阳离子:
CPU - CPU : <175ps
SDRAM - SDRAM : <500ps
PCI - PCI : <500ps
CPU (早期) -pci :最小= 1.0ns ,典型值= 2.0ns ,最大= 4.0ns
引脚配置
VDDref
*PCI_STOP/REF0
GND
X1
X2
VDDpci
* MODE / PCICLK_F
**FS3/PCICLK0
GND
PCICLK1
PCICLK2
PCICLK3
PCICLK4
VDDpci
Buffer_IN
GND
SDRAM12
SDRAM11
VDDSDR
SDRAM10
SDRAM9
GND
SDATA
SCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VDDL
IOAPIC
REF1/FS2*
GND
CPUCLK0
CPUCLK1
VddLCPU
RESET#
SDRAM0
GND
SDRAM1
SDRAM2
VDDSDR
SDRAM3
SDRAM4
GND
SDRAM5
SDRAM6
VDDSDR
SDRAM7
SDRAM8
VDD48
48MHz/FS0*
24MHz/FS1*
48引脚SSOP 300MIL
*的120K内部上拉电阻连接到VDD
**的120K内部下拉电阻到GND
的功能
FS3
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
80.00
75.00
83.31
66.82
103.00
112.01
68.01
100.23
120.00
114.99
109.99
105.00
140.00
150.00
124.00
132.99
PCICLK
(兆赫)
40.00
37.50
41.65
33.41
34.33
37.34
34.01
33.41
40.00
38.33
36.66
35.00
35.00
37.50
31.00
33.25
框图
PLL2
/2
X1
X2
BUFFER IN
XTAL
OSC
2
48MHz
24MHz
IOAPIC
REF( 1:0 )
SDRAM( 12 :0)
CPUCLK (1: 0)
PLL1
传播
SPECTRUM
PCI
时钟
Divder
13
2
停止
5
PCICLK (4 :0)
PCICLK_F
RESET#
FS( 3:0 )
4
模式
PCI_STOP #
SDATA
SCLK
控制
逻辑
CONFIG 。
注册。
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
94211修订版A 01年3月28日
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS94211