
飞思卡尔半导体公司
MC33399
电气特性
( VSUP =
从
7
TO
18V,和T
J
从
-40
TO
150°C
除非另有说明
)
特征
描述
上拉电流源
使能输入引脚(逻辑)
低电平电压输入
高电平电压输入
输入阈值迟滞
低电平输入电流(输入电压为1V )
高电平输入电流( VIN = 4V )
下拉电流
VIL
VIH
Vinhyst
IIL
IIH
IDW
3.5
50
10
400
20
20
20
40
1.5
V
V
mV
uA
uA
uA
1V<EN<4V
符号
民
Is
-50
典型值
最大
-25
uA
1V <V (TX) < 4V
单位
条件
LIN总线引脚(电压与表达的Vsup电压)
低电平电压器(Tx低, IOUT = 40毫安)
高电平电压器(Tx高, IOUT =为10uA )
VLIN低
VLIN高
各国议会联盟
ILIM
Ileak1
Ileak2
0
V
SUP
-1V
20
50
0
-40
30
200
10
40
40
1.4
V
V
千欧
mA
uA
uA
隐性状态,从VLIN
VSUP - 0.5V至+ VBAT
VSUP断开
VLIN从-18到+ 18V
不包括内部上拉
来源
VSUP断开
VLIN从-18V
包括内部上拉
来源
VSUP断开
VLIN从+ 18V
包括内部上拉源
占主导地位的国家
隐性状态
飞思卡尔半导体公司...
电阻上拉至Vsup (注1 )
电流限幅器(Tx低, LIN =的Vsup )
泄漏电流GND (注1 )
漏电流至GND ,
VSUP断开
漏电流至GND ,
VSUP断开
VLIN在-18V
泄漏电流GND
VSUP断开
VLIN在+ 18V
林接收机VIL(的Tx高,接收低)
林接收机VIH器(Tx高,接收高)
LIN接收门限
LIN接收器输入迟滞
抑制输出引脚
高电平电压
漏电流
WAKE引脚
典型的唤醒阈值( EN = 0V ) ,
由高到低的转变,V
SUP
= 7V至18V 。
注2 。
典型的唤醒阈值( EN = 0V ) ,
从低到高的转变,V
SUP
= 7V至18V 。
注2 。
唤醒阈值迟滞
唤醒阈值,高至低
在V过渡
SUP
=12V
唤醒阈值,从低到高
在V过渡
SUP
=12V
唤醒输入电流( V<14V )
唤醒输入电流( V>14V )
Ileak3
-600
uA
Ileak4
25
uA
LIN- VIL
LIN- VIH
0
0.6 V
SUP
Vsup/2
0.05V
SUP
V
SUP
-0.8
0
0.4V
SUP
V
SUP
V
0.1 V
SUP
V
SUP
5
V
林HYST
Vwuh
ILEAK
V
uA
普通模式
睡眠模式
0<Vinh <Vsup
Wu
THRESHL
0.44 V
SUP
V
Wu
THRESLH
Wu
HYST
Wu
hl
Wu
lh
Win1
Win2
500
3.6
6.2
0.57 V
SUP
V
mV
6.5
7.5
V
V
A
A
V<14V
V<27V
待定
20
100
注意:
1:一个二极管结构被插入与拉电阻,以避免从林寄生电流路径至Vsup
2.当VSUP大于18V ,唤醒阈值保持相同的唤醒阈值在18V
欲了解更多有关该产品,
汽车“本地互连网络的”物理接口
转到: www.freescale.com
3