添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2298页 > MC33984PNA > MC33984PNA PDF资料 > MC33984PNA PDF资料1第15页
飞思卡尔半导体公司
系统/应用程序信息
介绍
该33984是一个双自保护4.0毫欧硅开关
用于替代机电式继电器,保险丝,和离散
设备在电源管理应用。在33984的
设计用于恶劣的环境,它包括自我恢复
功能。该装置适用于负载具有高浪涌
电流,以及电机和所有类型的电阻和
感性负载。
编程,控制和诊断通过实施
串行外设接口( SPI ) 。专用并行输入
可用于备用和脉冲宽度调制(PWM)的
控制每个输出。 SPI可编程故障跳闸阈值
允许该设备被调整为最佳性能
应用程序。
的33984封装在功率增强的12×12
nonleaded PQFN封装,带有裸标签。
功能说明
飞思卡尔半导体公司...
SPI协议说明
SPI接口有一个全双工,三线同步
数据传输有四个I / O与它相关联的线:串行时钟
( SCLK ) ,串行输入( SI ) ,串行输出( SO )和片选
(
CS
).
在33984的SI / SO端子按照先入先出
( D7 / D0 )协议与输入和输出的字传递
最显著位( MSB)开始。所有的输入都是兼容
与5.0 V CMOS逻辑电平。
在SPI线执行以下功能:
串行时钟( SCLK)
串行时钟(SCLK)的33984的内部移位寄存器
装置。串行输入(SI)终端接收数据到输入
在SCLK信号时的下降沿移位寄存器
串行输出(SO)终端移位数据信息出来的SO
在SCLK信号的上升沿线驱动器。重要的是
该起SCLK端子处于逻辑低状态时
CS
做任何过渡。出于这个原因,建议
起SCLK端子处于逻辑[0]的状态,每当该设备是
未访问(
CS
逻辑[1]的状态) 。 SCLK有一个活跃的内部
下拉,我
DWN
。当
CS
是逻辑[1],在SCLK时钟信号和
SI终端被忽略,所以是三态(高阻) 。
(见
图7
图8
第16页)
串行输入( SI )
这是一个串行接口(SI)的命令数据输入端。 SI
指令被读取在SCLK的下降沿。一个8位的数据流
串行数据所需的SI终端上,从D7到
D0 。在33984中的内部寄存器被构造和
用一个4位的寻址方案来控制,如图中
表1
第16页寄存器寻址和配置
在描述
表2
第17页的SI输入有一个活跃的
内部下拉,我
DWN
.
串行输出( SO )
所述SO数据终端是从移位三态输出一个
注册。所述SO终端保持在高阻抗状态
直到
CS
终端被放入一个逻辑[0]的状态。所谓数据
能够报告输出状态,该装置的
配置,并重点投入的状态。所谓终端
的状态改变,在SCLK的上升沿和读出的
SCLK下降沿边缘。故障和输入状态的描述是
在提供
表11
第21页。
片选( CS )
CS
终端实现与主站通讯
微控制器(MCU ) 。当该终端在逻辑[ 0 ]的状态,
该装置能够将信息传送到的,并且
接收从时,MCU信息。在33984锁存器
在数据输入移位寄存器寻址寄存器
上的上升沿
CS
。该设备传输状态
从功率输出到所述移位寄存器信息
的下降沿
CS
。所谓输出驱动器时启用
CS
is
逻辑[0]。
CS
从一个逻辑[1]到逻辑应该转换为[0]的状态
只有当SCLK为一个逻辑[0]。
CS
有一个活跃的内部上拉,
I
UP
.
摩托罗拉模拟集成电路设备数据
欲了解更多有关该产品,
转到: www.freescale.com
33984
15

深圳市碧威特网络技术有限公司