
飞思卡尔半导体公司
时序图
CS
0.2 V
DD
t
领导
t
LAG
SCLK
0.7 V
DD
0.2 V
DD
t
SI ( SU )
t
SI ( HOLD )
SI
0.7 V
DD
0.2 V
DD
在MSB
飞思卡尔半导体公司...
t
SO ( EN )
t
有效
0.7 V
DD
0.2 V
DD
t
SO ( DIS )
SO
MSB OUT
LSB OUT
图2. SPI时序特性
V
PWR
V
DD
WAKE
INT
CS
唤醒从
闭合开关
上电
普通模式
三州
命令
(禁用
TRI- STATE )
睡觉
命令
睡眠模式
正常
模式
SLEEP命令
睡眠模式
正常
模式
SLEEP命令
唤醒从中断
计时器到期
SGN
图3.睡眠模式到正常模式操作
INT
开关状态变化
CS
低产生INT
开关状态变化
CS
低产生INT
CS
锁存开关状态
在CS的下降沿
SGN
CS的上升沿不
明确
INT
因为状态变化
发生在CS为低电平
开关闭合“ 1 ”
1
开关
状态
命令
开关开“ 0 ”
在SPI字SGN位
1
开关
状态
命令
0
开关
状态
命令
0
开关
状态
命令
1
开关
状态
命令
0
开关
状态
命令
图4.正常模式中断操作
33972
8
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉模拟集成电路设备数据