
V
OUT
A
V
OUT
感
V
REF
L正义
32
31
30
29
28
V
OUT
+V
DAC7642
DAC7643
V
REF
L
V
REF
H
V
REF
感
V
OUT
B感
V
OUT
B
OPA2350
100
1000pF
2200pF
+V
27
+2.5V
26
25
V
OUT
图10.单电源缓冲V
REF
H.
线性误差和
微分线性误差VS代码
( DAC A , + 25 ° C)
2.0
1.5
1.0
0.5
0
–0.5
–1.0
–1.5
–2.0
2.0
1.5
1.0
0.5
0
–0.5
–1.0
–1.5
–2.0
0000
H
2000
H
4000
H
6000
H
8000
H
A000
H
C000
H
E000
H
FFFF
H
数字输入码
2.0
1.5
1.0
0.5
0
–0.5
–1.0
–1.5
–2.0
线性误差和
微分线性误差VS代码
( DAC A , + 25 ° C)
LE ( LSB )
LE ( LSB )
DLE ( LSB )
2.0
1.5
1.0
0.5
0
–0.5
–1.0
–1.5
–2.0
0000
H
2000
H
4000
H
6000
H
8000
H
A000
H
C000
H
E000
H
FFFF
H
数字输入码
图11.线性和微分线性误差曲线
为图10 。
DLE ( LSB )
图13.线性和微分线性误差曲线
为图12 。
数字接口
V
OUT
A
V
OUT
感
V
REF
L正义
32
31
30
29
28
27
26
25
V
OUT
+2.5V
+V
V
OUT
DAC7642
DAC7643
V
REF
L
V
REF
H
V
REF
感
V
OUT
B感
V
OUT
B
见表一对DAC7642的基本控制逻辑和
DAC7643 。请注意,每个内部寄存器被边沿触发
而不是电平触发。当LOADDACS信号
从低电平转换到高电平时,存在于该数字字
输入寄存器锁存到DAC寄存器。第一
组寄存器(输入寄存器)的经由触发
DACSEL , R / W和CS输入。只有其中的一个寄存器的
可以在任何给定的时间是透明的。
双缓冲结构的设计主要是让每个
DAC输入寄存器可以写在任何时候不
影响DAC输出。所有DAC电压更新
同时通过LOADDACS的上升沿。这也
允许多个设备可以通过同时更新
从每个主机共享LOADDACS控制
装置。
图12.低成本单电源配置。
16
DAC7642 , DAC7643
www.ti.com
SBAS233