
数据
数据锁存器
截至日期
CLK
4
2
3
1
+5V 16
SDI
A0
DAC716
A1
DAC 1
CLK
CLR
SDO
5
4
2
3
1
+5V 16
SDI
A0
DAC716
A1
DAC 2
CLK
CLR
SDO
5
4
2
3
1
+5V 16
SDI
A0
A1
CLK
CLR
DAC716
DAC 3
SDO
5
TO其它DAC
图8A 。级联的串行总线连接与同步更新。
DAC 3
DAC 2
DAC 1
时钟
数据
数据锁存器
F E D C B A 9 8 7 6 5 4
3 2 1 0,F E D C B A 9 8 7 6 5 4 3
2 1 0,F E D C B A 9 8 7 6 5 4 3 2 1 0
更新
图8B 。时序图图8a 。
11
DAC716