添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1718页 > SY89534L > SY89534L PDF资料 > SY89534L PDF资料5第1页
初步
3.3V ,精度, 33MHz的500MHz的
可编程LVPECL和LVDS
精密边缘
SY89534L
总线时钟合成器
SY89535L
特点
s
集成的合成器加扇出缓冲器,时钟
描述
该SY89534L和SY89535L可编程时钟
合成是一个3.3V ,高频率,高精度基于PLL
家庭为多频率优化,大时钟树
应用程序需要最高的精度。这些设备
集成以下模块在一个单片IC:
PLL (锁相回路)为基础的合成
扇出缓冲器
时钟发生器(分频器)
逻辑转换( LVPECL , LVDS )
分频器和翻译在一个64引脚封装
s
接收14MHz之间的任何参考输入
160MHz的(单端或差分)
s
为33MHz至500MHz输出频率范围
s
LVPECL输出( SY89534L )
LVPECL和LVDS输出( SY89535L )
s
3.3V
±
10 %的电力供应
s
低抖动: <50ps周期到周期
s
低引脚对引脚歪斜: <50ps
s
TTL / CMOS兼容的控制逻辑
s
3个独立的可编程输出频率
银行:
9差分输出对@BankB ( LVPECL / LVDS )
2个差分输出对@BankA ( LVPECL )
2个差分输出对@BankC ( LVPECL )
s
可提供64引脚EPAD - TQFP
该SY89534L和SY89535L包括柔性输入
设计,接受任何参考输入;单端LVTTL /
CMOS , SSTL和差分LVPECL , LVDS ,HSTL和
慢性粒细胞白血病。
这种集成度最小化的附加抖动和
零件到部件歪斜与分立方案相联系,
导致优越的系统级定时以及减少
电路板空间和功耗。对于应用程序接口必须
到一个晶体振荡器,参见SY89532 / 33 。
应用
s
服务器
s
工作站
s
并行处理器的系统
s
其他高性能计算
s
通讯
产品选择指南
输入
设备
SY89532L*
SY89533L*
SY89534L
SY89535L
水晶
X
X
X
X
参考
班卡
产量
BankB
BankC
LVPECL LVPECL LVPECL
LVPECL
LVDS
LVPECL
LVPECL LVPECL LVPECL
LVPECL
LVDS
LVPECL
*请参阅SY89532 / 33L的数据资料。
REV :A
修订: / 0
1
发行日期: 2002年6月
首页
上一页
1
共16页

深圳市碧威特网络技术有限公司