位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第103页 > COP8TAB9EMW8 > COP8TAB9EMW8 PDF资料 > COP8TAB9EMW8 PDF资料1第43页

COP8TAB5/TAC5
18.0指令集
(续)
寄存器减则跳过零( DRSZ )
18.4.9无使用说明
无操作指令不执行,除了占据
空间中的程序存储器和时间中执行。
无操作( NOP)。
注意:
的VIS的间接传送的一个特例
控制寻址模式,其中所述双字节矢量
与中断相关联的,从相邻的被转印
在程序存储器中的地址到程序计数器
(PC),以便跳跃到相应的中断服务
例程。
18.5寄存器与符号定义
下列缩写表示的命名法
在指令描述和缔约方大会第八届会议交叉使用
汇编程序。
注册
A
B
X
S
SP
PC
PU
PL
C
HC
GIE
VU
VL
8位累加寄存器
8位地址寄存器
8位地址寄存器
8位段寄存器
8位堆栈指针寄存器
15位程序计数器寄存器
高7位的PC
低8位的PC
1位的PSW注册进
1位的PSW注册半进位
对PSW寄存器的全局中断1位
启用
中断向量高字节
中断向量低字节
符号
[B]
[X]
MD
纪念品
Meml
IMM
REG
位
←
内存B寄存器间接寻址
内存由X寄存器间接寻址
直接寻址的存储器
直接寻址的存储器或[ B]
直接寻址的存储器或[ B]或
即时数据
8位立即数
注册内存:地址F0到FF
(包括B, X和SP )
比特数( 0到7)
满载
交换
18.4.3加载交易指令
负载和交换指令写入的字节值
寄存器和存储器。寻址方式决定了
源的数据。
LOAD ( LD )
负载累加器间接(公开)
交易所( X)
18.4.4逻辑指令
逻辑指令执行操作AND,OR ,
和XOR (异或) 。其他逻辑操作可以是
通过组合这些基本操作进行。为前
充足,补充由异或完成
在累加器与十六进制的FF 。
逻辑与( AND)
逻辑或( OR)
异或( XOR )
18.4.5累加器位操作指令
该累加器的位操作指令允许用户
却将累加器位和交换的两个半字节。
循环右移( RRC )
向左旋转通过进位( RLC )
累加器半字节交换( SWAP )
18.4.6堆栈控制指令
数据推入堆栈( PUSH )
流行音乐数据从栈( POP )
18.4.7内存位操作指令
该内存的位操作指令允许用户
设置在存储器复位各个位。
设置位( SBIT )
复位位( RBIT )
复位标志位( RPND )
18.4.8条件指令
条件指令测试状态。如果条件为
真,下一个指令以正常的方式执行的;如果
条件为假,则跳过下一条指令。
如果相等( IFEQ )
如果不相等( IFNE )
如果大于( IFGT )
如果进位( IFC )
如果不进( IFNC )
如果位( IFBIT )
如果B指针不等于( IFBNE )
如果零( ANDSZ ) ,并跳过
43
www.national.com