
应用信息(续)
TTL ,漏极开路的CMOS ,和集电极开路电压的COM
parators ;扇入相当于1低功耗肖特基
门。每个端口通常是很高;该引脚被拉低
_____
_
激活特定的功能。驾驶SYNC低IN-
itiates一个放电周期中的振荡器。拉
____________
SHUTDOWN LOW立即禁止所有的PWM输出
_______
脉冲。保持复位低排放的软启动
电容。该逻辑门限为+ 1.1V ,+ 25 ℃。噪音
免疫力可以牺牲的扇出具有可取得
外部2K的上拉电阻到+ 5V 。
UC1526
UC2526
UC3526
多个器件可以通过亲同步
编程一个主单元,用于在所希望的频率和
然后分享它的锯齿和时钟波形与
从属单元。所有的C
T
端子连接到C
T
针
_____
_
师傅,
_____
所有的同步终端也同样CON-
和
_
连接至主机的SYNC引脚。奴隶
T
Termi-
的NAL是悬空或连接到V
REF
。奴隶
D
终端可以任意开启或接地。
误差放大器器
误差放大器是一个跨导的设计,用
2MΩ的输出阻抗。由于所有的电压增益为
放置在输出引脚时,开环增益/频率
特征可以与分路电抗被控制
地面上。当与单位增益稳定补偿
100pF的,该放大器具有800Hz的开环极。
的输入连接到误差放大器是阻止 -
由开关电源输出的极性开采电压
年龄。对于正电源时,共模电压是
+ 5.0V和反馈连接在图6A是
使用。与负电源时,共模电压
为接地,反馈分频器连接之间
负输出和+ 5.0V参考电压,如
在图6B中示出。
输出驱动器
在UC1526的图腾柱输出驱动器是否变形
签约源,不断下沉100毫安和
200毫安高峰。负载可被驱动为从输出
销13和16 ,或从+ V
C
根据需要。
由于图腾柱的底部晶体管被允许
饱和,有一个短暂的传导路径从
+V
C
终端开关在地面。以限制继电器
质保的义务电流尖峰串联一个小电阻,引脚14
始终建议。该电阻值是阻止 -
由驱动电源电压雷区,并应选择
对于200毫安峰值电流。
图4中。
数字控制端口示意图
振荡器
振荡器被编程为频率和死区时间
用三个部件:v
T
, C
T
和R
D
。两个波形
生成:一个锯齿波形,在销10为脉冲
宽度调制,并在销12的后续一个逻辑时钟
作过程中,建议选择时机val-
UE的:
1.有R
D
= 0 ( 11脚对地短路)中选择值
对于R
T
和C
T
从图7中,得到所需的振荡器
期。请记住,频率在每个驱动器输出
放是一半的振荡器频率,而频率在
在+ V
C
终端是相同的振荡器频率。
2.如果需要更多的死区时间,选择一个较大的值
R
D
。在由400ns的/ Ω 40kHz的死区时间的增加。
3.增加死区时间会导致振荡器频
昆西略有下降。回去降低
的R值
T
稍微使频率返回到
标称设计值。
在UC1526可同步至一个外部逻辑
以自由运行在频通过编程振荡器时钟
昆西比同步频率慢10 %。周期性
_____
_
低逻辑脉冲大约为0.5μs宽在SYNC
脚就会锁定振荡器外部频率。
图5中。
振荡器连接和波形
本站由ICminer.com电子图书馆服务版权所有2003
5