
AD7887
该部分电路进入
待机在THE END
转换AS
PM1 = 1 AND PM0 = 1
CS
1
SCLK
16
1
16
该器件上电
在待机状态下,在SCLK
下降沿AS PM1 = 1
与PM0 = 1
DOUT
4前导零+转换结果
4前导零+转换结果
DIN
DATA IN
控制寄存器中的数据加载
前8个时钟周期。 PM1 = 1 AND PM0 = 1
DATA IN
PM1 = 1 AND PM0 = 1 ,保持
在这种模式下,部分
图16.模式4操作
串行接口
图17示出了详细的时序图,用于串行接口安排
荷兰国际集团的AD7887 。串行时钟提供转换
时钟并且还控制的信息,以及从转印
在转换过程中的AD7887 。
CS
开始数据传输和转换过程。对于一些
模式的下降沿
CS
醒来的一部分。在所有情况下,它
栅极上的串行时钟的AD7887 ,并把芯片上的轨道/
抱成跟踪模式。该输入信号被采样在第二
上升SCLK输入的边缘的下降沿之后
CS 。
因此,
的下降沿后的第1个半时钟周期
CS
是当采集的输入信号的发生。这
时间被表示为采集时间(t
ACQ
) 。在模式在哪里
下降沿
CS
醒来的一部分,采集时间
必须考虑的5唤醒时间
s.
片上采样/保持
从跟踪模式进入有关的第二个上升沿保持模式
SCLK和转换,也开始对这个边缘。 CON组
版过程需要进一步14和二分之一的SCLK
周期来完成。的上升沿
CS
会把后面的公交车
进入三态。如果
CS
留低一个新的转换将启动。
在双通道操作,即采样的输入通道
这是在前面的写选给控制所述一个
注册。因此,在双通道操作的用户必须写
未来的转换通道。换句话说,用户必须
写的信道地址的下一个,而转换
目前正在进行转换。
的信息发送到控制寄存器写入发生在
SCLK的第8上升在数据传输的边缘。控制
寄存器总是写入时的数据传输发生。
然而, AD7887可以在只读模式中通过操作
绑DIN低,从而加载全0控制寄存器
每次。当操作中的读/写模式中, AD7887 ,该
用户必须小心始终树立正确信息
DIN线的一部分,读取数据时。
十六个串行时钟周期来执行转换
过程,并从AD7887访问数据。在实际应用中
其中的第一个串行时钟边沿,以下
CS
要低,是一种
下降沿,该时钟边沿出了第一个前导零。因此,该
在SCLK时钟的时钟沿第一个上升具有第一领先
零提供。在应用中的第一个串行时钟边沿,
以下
CS
变低,是一个上升沿,第一个前导零
不得设立时间为处理器正确读取。
然而,随后的位同步输出的下降沿
SCLK ,使得它们提供给处理器上的后续
荷兰国际集团上升沿。因此,第二前导零同步输出
到的第一个上升沿之后的下降沿。最终位
在数据传送是在第十六上升沿有效,具有
正在同步输出之前的下降沿。
t
ACQ
CS
t
兑换
t
1
SCLK
三
状态
1
2
t
6
3
4
5
6
15
16
t
2
t
7
4前导零
t
3
DB11
DB10
DB9
DB0
t
8
三
状态
DOUT
t
4
t
5
DIN
DONTC
零
REF
单/双
CH
零
PM1
PM0
图17.串行接口时序图
版本B
–13–