
AD7822/AD7825/AD7829
引脚功能描述
助记符
V
IN1
到V
IN8
描述
模拟输入通道。的AD7822具有单个输入信道;在AD7825和AD7829有四个和八个
模拟输入通道分别。输入为2.5 V和2 V的输入范围取决于支持
层电压(V
DD
) 。这个跨度可能取值范围的AGND至V的任意位置为中心
DD
用V
MID
引脚。该
默认的输入电压范围(V
MID
未连接)是AGND至2 V(V
DD
= 3 V
±
10%)或AGND至2.5伏(V
DD
= 5 V
±
10%)。见模拟输入数据表的部分获取更多信息。
正电源电压3 V
±
10%和5伏
±
10%.
模拟地。对于采样/保持,比较器,基准电路和多参考地。
数字地。数字电路的接地参考。
逻辑输入信号。转换启动信号启动的8位模 - 数位上的下降沿的转换
这个信号。此信号的下降沿会将跟踪/保持在保持模式。该跟踪/保持进入轨道
模式转换开始后再次120纳秒。的状态
CONVST
信号的端部被检查
的转化率。如果是逻辑低电平时, AD7822 / AD7825 / AD7829会断电。 (见工作模式部分
数据表)。
逻辑输出。转换结束信号指示转换何时完成。该信号可以被用来
当转换完成后,或锁存数据到门阵列中断微控制器。 (见并行接口
本数据手册的面部。 )
逻辑输入信号。芯片选择信号用于使AD7822 , AD7825 ,和AD7829的并行端口。
这是必要的,如果ADC被与其他设备共享一个公共数据总线。
逻辑输入。掉电引脚上存在的AD7822和AD7825只。瞻
PD
引脚为低电平
放置在掉电模式下, AD7822和AD7825 。 ADC的意志力向上时
PD
被带到逻辑
再高。
逻辑输入信号。读出的信号被用于把输出缓冲器选自其高阻抗状态,并
驱动数据到数据总线上。的信号在内部选通与
CS
信号。两
RD
和
CS
必须是逻辑
低,以使数据总线。
通道地址输入。下一个多路复用信道的地址,必须存在于这些输入,当
RD
信号变低。
数据输出线。它们是在高阻抗状态,通常保持。数据被驱动到数据总线时
两
RD
和
CS
去低电平有效。
模拟输入和输出。外部参考可以在此被连接到AD7822 , AD7825 ,和AD7829
引脚。片上基准,也可在该引脚。
V
DD
AGND
DGND
CONVST
EOC
CS
PD
RD
A0–A2
DB0–DB7
V
在REF
/
OUT
销刀豆网络gurations
DIP / SOIC / TSSOP
DB2 1
DB1 2
DB0 3
CONVST
4
CS
5
RD
6
DGND 7
28 DB3
27 DB4
26 DB5
25 DB6
24 DB7
23 AGND
DB2 1
DB1 2
DB0 3
CONVST
4
CS
5
RD
6
20 DB3
19 DB4
18 DB5
17 DB6
DB2 1
DB1 2
DB0 3
CONVST
4
CS
5
RD
6
24 DB3
23 DB4
22 DB5
21 DB6
AD7822
16 DB7
AD7825
20 DB7
TOP VIEW 15 AGND
(不按比例)
DGND 7
14 V
DD
EOC
8
PD
9
NC 10
13 V
REF
12 V
MID
11 V
IN1
TOP VIEW 19 AGND
(不按比例) 18
DGND 7
V
DD
EOC
8
A1 9
A0 10
PD
11
V
IN4
12
17 V
REF
16 V
MID
15 V
IN1
14 V
IN2
13 V
IN3
22 V
DD
顶视图
EOC
8 (不按比例) 21 V
REF
A2 9
20 V
MID
A1 10
A0 11
V
IN8
12
V
IN7
13
V
IN6
14
19 V
IN1
18 V
IN2
17 V
IN3
16 V
IN4
15 V
IN5
AD7829
NC =无连接
REV 。一
–5–