
AD5305/AD5315/AD5325
指针字节位
CLR
以下是各个位,使的解释
了指针字节。
X
0
DACD
DACC
DACB
DACA
无关位。
保留位,必须设定为0 。
1:下面的数据字节是用于DAC D.
1:下面的数据字节是用于DAC ℃。
1:下面的数据字节是DAC B的
1:下面的数据字节是用于DAC A.
0 :所有DAC寄存器和输入寄存器连接LLED与
零上写序列的完成。
1 :正常运行。
LDAC
0 :所有4个DAC寄存器,因此,所有DAC输出
同时更新在所述写入完成
序列。
1 :只有解决输入寄存器被更新。没有
改变了DAC寄存器的内容。
默认状态回读
输入移位寄存器
输入移位寄存器为16位宽。数据被加载到
设备作为两个数据字节的串行数据线SDA ,下
控制串行时钟输入, SCL的。该时序图
此操作示于图1中的两个数据字节包括
四个控制位随后8 ,10或12比特DAC数据,
取决于设备的类型。加载前两个位PD1
和控制该装置的操作模式PD0位。
请参阅完整描述掉电模式部分。
第13位是
CLR ,
位12
LDAC ,
而其余位是左
JUSTI网络版DAC数据位,首先是MSB 。见图7 。
所有指针字节位功率可达0。因此,如果用户发起
回读不写指针字节科幻首先,没有任何一个DAC
渠道一直是特定网络版。在这种情况下,默认回读
位全部为0 ,除
CLR
位,这是一个1 。
多DAC写序
因为有个别位的指针字节为每个DAC ,
能够写入相同的数据和控制位为2, 3或4个
DAC可同时通过设置相关位为1 。
多DAC回读序列
如果用户试图从多于一个DAC回读数据
在一个时间,该部分将读回缺省情况下,上电复位
条件下,即,所有的除了0
CLR ,
为1 。
数据字节(写和读回)
最高位
PD1
最高位
PD1
最高位
PD1
PD0
CLR
PD0
CLR
PD0
最重要的数据字节
8位AD5305
CLR
LDAC
D7
D6
D5
最低位
D4
最低位
D8
D7
D6
最低位
D10
D9
D8
最高位
D3
最高位
D5
最高位
D7
D6
D5
D4
D3
D2
最低有效数据字节
8位AD5305
D1
D0
0
0
0
最低位
0
最低位
D0
0
0
最低位
D2
D1
D0
10位AD5315
LDAC
D9
10位AD5315
D2
D1
12位AD5325
LDAC
D11
12位AD5325
D4
D3
图7.数据格式写入和读回
–12–
牧师F