
AD5251/AD5252
引脚配置和功能说明
V
DD
AD0
WP
W1
B1
A1
SDA
1
2
3
4
5
6
7
14
W3
13
B3
AD5251/
AD5252
顶视图
(不按比例)
12
A3
11
AD1
10
DGND
03823-0-002
9
8
SCL
V
SS
图2. AD5251 / AD5252采用TSSOP -14
表5.引脚功能描述
PIN号
1
助记符
V
DD
描述
正电源引脚。 + 2.7V连接至+5 V单电源或± 2.7 V的双电源供电,
其中,V
DD
– V
SS
≤ 5.5 V. V
DD
存储的数据时,必须能够在源35毫安为26毫秒
EEMEM 。
I
2
C设备地址0 AD0和AD1允许4 AD5251 / AD5252s加以解决。
写保护,低电平有效。 V
WP
≤ V
DD
+ 0.3 V.
RDAC1的雨刮器终端。 V
SS
≤ V
W1
≤ V
DD
.
1
RDAC1的B端子。 V
SS
≤ V
B1
≤ V
DD
.
1
终端RDAC1的。 V
SS
≤ V
A1
≤ V
DD
.
1
串行数据输入/输出引脚。转变中的一个位在一个时间上的积极的时钟边沿。 MSB装
第一。漏极开路MOSFET需要上拉电阻。
负电源。连接到0 V的单电源或-2.7 V的双电源供电,其中V
DD
– V
SS
≤
+5.5 V.如果V
SS
被使用时,比其他接地,在双电源V
SS
必须能够下沉35毫安为
26毫秒的存储数据时EEMEM 。
串行输入寄存器时钟引脚。转变中的一个位在一个时间上的积极的时钟边沿。 V
SCL
≤
(V
DD
+ 0.3V) 。上拉电阻,建议SCL ,以确保最小的功耗。
数字地。连接到系统模拟地在单个点。
I
2
C设备地址1. AD0和AD1允许4 AD5251 / AD5252s加以解决。
终端RDAC3的。 V
SS
≤ V
A3
≤ V
DD
.
1
RDAC3的B端子。 V
SS
≤ V
B3
≤ V
DD
.
1
RDAC3 W的终端。 V
SS
≤ V
W3
≤ V
DD
.
1
2
3
4
5
6
7
8
AD0
WP
W1
B1
A1
SDA
V
SS
9
10
11
12
13
14
SCL
DGND
AD1
A3
B3
W3
1
对于四通道器件的软件兼容性,在部分双电位器被指定为RDAC1和RDAC3 。
I
2
C接口时序图
SCL
t
8
t
9
t
6
t
2
t
3
t
8
t
9
t
4
t
5
t
7
t
10
P
S
P
图3.我
2
时序图
第0版|第9页的28
03823-0-003
SDA
t
1