
93LC66A/B
3.4
抹去
3.5
清除所有( ERAL )
ERASE指令强制光谱中的所有数据位
我科幻编地址到逻辑“1”状态。 CS为低电平
最后一个地址位的加载。这种下降
CS引脚的触发自定时编程
周期。
DO引脚指示的就绪/忙状态
设备如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
) 。 DO为逻辑“ 0”表示编程
明仍在进行中。 DO为逻辑“1 ”表示
在特定网络版地址的寄存器已被删除
并且该设备已准备好执行下一条指令。
擦除所有( ERAL )指令将擦除整个
存储器阵列以逻辑“1”状态。 ERAL周期
是相同的擦除周期以外的不同
操作码。 ERAL周期完全自定时的
开始于CS的下降沿。的时钟
在CLK引脚是没有必要的设备有后
进入ERAL周期。
DO引脚指示的就绪/忙状态
设备如果CS引脚在至少保持了250 ns后所带来的高
低(T
CSL
)和整个全部擦除之前周期的COM
完整的。
图3-2:
CS
ERASE时序
T
CSL
检查状态
CLK
DI
1
1
1
A
N
A
N
-1
A
N
-2
A0
T
SV
T
CZ
准备
高-Z
T
WC
DO
高-Z
忙
图3-3:
CS
ERAL时序
T
CSL
检查状态
CLK
DI
1
0
0
1
0
X
X
T
SV
T
CZ
准备
高-Z
T
EC
DO
高-Z
忙
保证在Vcc = 4.5V至+ 6.0V 。
1997 Microchip的技术公司
初步
DS21209A第5页