
ST7262
I / O端口
(续)
9.2.5端口A
表9.端口A说明
端口A
I / O
输入*
产量
USBOE
PA0
漂浮的
推挽
IT1施密特触发输入
AIN0 (ADC)的
PA1
漂浮的
推挽
IT2施密特触发输入
AIN1 (ADC)的
IT3施密特触发输入
AIN2 (ADC)的
IT4施密特触发输入
AIN3 (ADC)的
AIN4 (ADC)的
AIN5 (ADC)的
AIN6 (ADC)的
AIN7 (ADC)的
信号
备用功能
条件
USBOE = 1 ( MISC )
IT1E = 1( ITRFRE1 )
CS [2:0 ] = 000 ( ADCCSR )
IT2E = 1( ITRFRE1 )
CS [2:0 ] = 001 ( ADCCSR )
IT3E = 1( ITRFRE1 )
CS [2:0 ] = 010 ( ADCCSR )
IT4E = 1( ITRFRE1 )
CS [2:0 ] = 011 ( ADCCSR )
CS [2:0 ] = 100( ADCCSR )
CS [2:0 ] = 101( ADCCSR )
CS [2:0 ] = 110( ADCCSR )
CS [2:0 ] = 111( ADCCSR )
PA2
漂浮的
推挽
PA3
PA4
PA5
PA6
PA7
*复位状态
漂浮的
漂浮的
漂浮的
漂浮的
漂浮的
推挽
推挽
推挽
推挽
推挽
图26. PA [7:0 ]配置
交替启用
备用
产量
DR
LATCH
交替启用
DDR
LATCH
PAD
模拟ENABLE
器(ADC)
DDR SEL
1
0
P- BUFFER
V
DD
V
DD
备用输入
常见的模拟RAIL
数据总线
类似物
开关
n缓冲
二极管
DR SEL
1
交替启用
0
数字使能
V
SS
33/132