
飞利浦半导体
产品speci fi cation
可预置同步4位二进制计数器;
同步复位
74LV163
AC波形
V
M
= 1.5 V在V
CC
≥
2.7 V;
V
M
= 0.5
×
V
CC
在V
CC
& LT ;
2.7 V;
V
OL
和V
OH
是与所发生的典型的输出电压降
输出负载。
1/f
最大
V
I
CP输入
GND
t
W
t
PHL
V
OH
Q
n
, TC
产量
V
OL
V
M
t
PLH
的阴影部分表示当输入允许改变
可预测的输出性能。
V
M
V
I
CP输入
GND
V
M
V
I
MR
输入
GND
V
M
t
su
t
h
t
su
t
h
SV00584
图四,设置和保持时间。
SV00576
V
I
图1.时钟( CP )与产出(Q
n
, TC )传播延迟,
时钟脉冲宽度和最大时钟频率。
CEP , CET
输入
GND
V
M
t
su
t
h
t
su
t
h
V
I
CET输入
GND
t
PLH
V
OH
TC输出
V
OL
V
M
t
PHL
V
M
V
I
CP输入
GND
的阴影部分表示当输入允许改变
可预测的输出性能。
V
M
SV00580
图5. CEP和CET的建立和保持时间。
SV00578
图2.输入( CET)输出( TC ),传播延迟和
输出转换时间。
测试电路
V
CC
V
I
PE输入
GND
t
su
V
I
CP输入
GND
t
su
V
I
D
n
输入
GND
的阴影部分表示当输入允许改变
可预测的输出性能。
V
M
t
h
t
su
t
h
V
M
t
h
t
su
t
h
V
M
V
I
脉冲
发电机
R
T
D.U.T.
50pF
C
L
R
L = 1KΩ
V
O
测试电路的开关时间
释义
R
L
=负载电阻
C
L
=负载电容包括夹具和探头电容
R
T
=终端电阻应等于到Z
OUT
脉冲发生器。
开关位置
SV00579
TEST
图3.建立时间和保持时间输入(D
n
)
和平行的使能输入(PE) 。
t
PLH /
t
PHL
V
CC
& LT ; 2.7V
2.7–3.6V
V
I
V
CC
2.7V
SV00901
图6.负载电路的开关时间。
1998年4月30日
9