
PD750004 , 750006 , 750008 , 750004 ( A) , 750006 ( A) , 750008 ( A)
6.外围硬件功能
6.1
数字I / O端口
该
PD750008有以下三种类型的I / O端口:
8 CMOS输入引脚( PORT0和PORT1 )
18 CMOS I / O引脚( PORT2 , PORT3和PORT6到PORT8 )
8 N沟道开漏I / O引脚( PORT4和PORT5 )
总计: 34针
表6-1数字端口及其特点
端口名称
PORT0
功能
4位的输入
操作和功能
当串行接口功能时,双功能引脚
功能为输出引脚中的一些操作模式。
4位输入端口
备注
也用作INT4 , SCK ,
SO / SB0 ,或SI / SB1 。
也用作INT0 , INTI ,
INT2或TI0 。
PORT2
4位I / O
允许以4位为单位的输入或输出模式设置。
也用作PTO0 ,
PTO1 ,PCL或BUZ 。
PORT3
PORT4
PORT5
4位I / O( N沟道
开漏输出
承受13 V )
允许1位为单位输入或输出模式设置。
允许输入或输出模式设置
4位为单位。是否使用上拉
电阻可被指定的点点滴滴用
面膜的选择。
允许输入或输出模式设置
1比特为单位。
PORT7
允许输入或输出模式设置
4位为单位。
2位I / O
口4和5可以是
配对,让数据
的I / O中的8位单位。
-
PORT1
PORT6
4位I / O
口6和图7可以
配对,让数据
的I / O中的8位单位。
也用作KR0之一
到KR3 。
也用作KR4之一
到KR7 。
-
PORT8
允许以2位为单位的输入或输出模式设置。
6.2
时钟发生器
时钟发生器产生一个提供给CPU中的外围硬件时钟。图。 6-1所示
时钟发生器的构成。
由处理器时钟控制寄存器(PCC)和系统时钟控制指定的时钟发生器的操作
注册( SCC ) 。
主系统时钟和子系统时钟使用。
该指令的执行时间可以是可变的。
0.95
s, 1.91
s, 3.81
s, 15.3
S(当主系统时钟是在4.19兆赫)
0.67
s, 1.33
s, 2.67
s, 10.7
秒(当主系统时钟是在6.0兆赫)
122
S(当子系统时钟频率为32.768 kHz )
21