
LT1720/LT1721
应用信息
车速限制
该LT1720 / LT1721比较器用于高
速度的应用,其中,以了解是很重要
一些限制。这些限制可以大致分
分为三类:输入速度的限制,输出速度
限制和内部速度限制。
还有,除了没有显着的输入速度极限
输入节点的旁路电容。如果为2pF典型
输入节点的带动下, LT1720 / LT1721将作出回应。
输出速度是通过两种机制的限制,在
其中第一个是提供从输出的转换电流
晶体管。为了保持低功耗的静态工作,
的LT1720 / LT1721的输出晶体管的尺寸以提供
25毫安在45 mA的典型转换电流。这是苏夫网络cient到
驱动容性负载很小逻辑门输入为
极高的速度。但摆率将放缓dramati-
美云与高容性负载。由于传播
延迟(T
PD
当时的输出电压)去连接nition结束
中间的电源之间的连接固定的转换电流
实际上使LT1720 / LT1721在速度低于3V 5V
具有输入过驱动为20mV 。
该输出速度极限的另一个表现是歪斜,
T的差
PD +
和T
PD
。的转换电流
该LT1720 / LT1721随的过程中的变化
PNP和NPN晶体管,对于上升沿和下降沿
边缘分别。典型的0.5ns的偏斜可以有
极性,上升沿或更快的下降沿。再次,歪斜
将大大增加具有高容性负载。
比较器在单个封装中的偏斜现象corre-
迟来,但不完全相同。除了一些随机的变化,
有一个小的(在100ps到200ps的),由于系统的歪斜
包的物理寄生效应。对于LT1720 SO- 8 ,
比较器A ,其输出是毗邻V
CC
针,将
具有相对更快的上升沿比比较器B.
同样地,比较器B ,借助于相邻的输出来
接地引脚将具有相对更快的下降沿。
类似的相关性发生在LT1721 S16中,而
在较小的MSOP封装和SSOP封装系统的时滞
一半是又小。当然,如果容性负载上
单个包装的两个比较器是不相同的,
微分时间将进一步降低。
第二个输出速度极限是夹转机。
该LT1720 / LT1721的输出快速初始优化
对此,有周转速度有些失落,限制
切换频率。输出晶体管被闲置在一个
一旦V低功耗状态
OH
或V
OL
通过检测达到
肖特基钳位作用。只有当输出具有
从旧的电压模压摆向新的电压,并且
钳位电路已稳定下来,也就是说达到了空闲状态
而输出是完全准备好再次转型。该夹具
周转时间通常为8ns的每个方向, result-
荷兰国际集团的62.5MHz中的最大切换频率,或
125MB的数据速率。凭借更高的频率,辍学率和
欠幅脉冲可能发生。增加容性负载会
增加所需回转时由于有限的
转换电流和最大切换频率
进一步降低。对于更高的切换频率的应用
系统蒸发散,考虑LT1394 ,其线性输出级可
切换为100MHz的典型。
内部速度限制表现为色散
锡永。所有比较器有一定程度的分散,
德网络定义为传播延迟与输入的变化
超速。该LT1720 / LT1721的传播延迟
将与过驱动而变化,从一典型4.5ns的在20mV的
超速到7ns的5mV过驱动(典型值) 。该LT1720 /
LT1721的初级分散体的来源是迟滞
阶段。作为极性的变化到达在增益级,所述
滞后阶段的积极反馈减去
超速可用。只有当足够的时间有
经过一个信号通过增益向前传播
阶段,向后穿过滞后阶段和换
通过增益级再次病房,将输出级
收到过驱动的同一水平,这将有
在没有滞后的接收。
带超速的为5mV的LT1720 / LT1721是更快
5V电源比用3V电源,什么是相反的
真有20mV的过载。这是由于内部速度
限制,因为增益级是快了超过5V 3V因
主要适用于降低结电容与高
反向偏压。
在许多应用中,如在下面的实施例,
有大量的输入过驱动的。即使在应用程序
提供超速的低位徘徊, LT1720 / LT1721是
U
W
U
U
13