
LT1720/LT1721
应用信息
接口的LT1720 / LT1721以ECL
该LT1720 / LT1721比较器可以在高的使用
高速应用,其中发射极耦合逻辑(ECL )是
部署。接口的LT1720 / LT1721的输出
以ECL逻辑输入,标准TTL / CMOS到ECL电平
翻译如10H124 , 10H424和100124罐
被使用。这些组件都在几成本
毫微秒的额外的延迟,以及电源电流
50毫安以上,并且是仅在四边形可用。更快,
简单和低功率转换器可以被构造
用电阻器,如图5 。
图5a显示了标准的TTL为正ECL ( PECL )
电阻电平转换。这种翻译不能用
为LT1720 / LT1721 ,或与CMOS逻辑,因为它
依赖于820Ω电阻器,以限制输出摆动
(V
OH
)全NPN TTL门,其所谓的图腾柱的
输出。该LT1720 / LT1721是捏造的完井
甘南双极工艺和它们的输出级有一个PNP
驱动器,将输出的几乎所有的方式向供应
导轨,带10mA时也是如此。
图5b显示了跨三个电阻器电平转换器
面对LT1720 / LT1721以ECL流失一样
电源轨。在LT1720的输出无下拉/
LT1721是需要的,但下拉R3限制在V
IH
看过
在PECL门。这是必要的,因为ECL输入有
两者的最小和最大V
IH
规范
正确的操作。电阻值都是使用ECL
接口类型;在这两种情况下,假设在
LT1720 / LT1721工作于相同的电源轨。
图5c示出了从一个转换到PECL电的情况下
LT1720 / LT1721驱动一个3V电源轨。同样,
的电阻值,给出了二者的ECL接口类型。这
需要时间四个电阻,虽与10KH / E, R3
是不需要的。在这种情况下,该电路类似于
图5a的标准TTL转换器,但该功能
新电阻R4 ,是非常不同的。 R4加载
LT1720 / LT1721输出时高,使得电流
流经R1没有正向偏置LT1720 /
LT1721的内部ESD钳位二极管。虽然这种二极管
可以处理20毫安无损伤,正常操作和
输出级的性能从上面可以障
100μA的正向电流。 R4阻止这跟
最小的额外功耗。
最后,图5d示出了驱动标准的情况下,
负轨, ECL与LT1720 / LT1721 。电阻val-
UE被定为电致化学发光的接口类型与用于既有
5V和3V LT1720 / LT1721的电源轨。再次,四分之一
电阻器R4的需要,以防止低通电流从
流出的LT1720 / LT1721的,接通内部
ESD /衬底二极管。不仅可以输出级功能
族体和速度受到影响,但在这种情况下,基片是
通用于LT1720 / LT1721的所有比较器,所以
另一个比较在同一个包(S )的操作
也可能受到影响。电阻R4再次阻止本
用最小的额外功耗。
对于所示的所有除法器,其输出阻抗约为
110Ω 。这使得这些快,不到一纳秒,
与大多数的布局。避免使用加速的诱惑
电容器。他们不仅会污染了的操作
因为过冲的ECL门,他们可能会损坏
ECL的投入,特别是在电分开
供应CON连接gurations 。
电平转换器的设计假定一个门的负载。 Mul-
tiple门可以有显著我
IH
装载,并且反
团线路路由和端接问题也使这个
案例DIF连接邪教。
ECL和PECL尤其是有价值的技术高
速系统的设计,但它必须小心使用。同
小于摆动的一伏,噪声容限必须是
仔细评估。注意,有一些降解
由于噪声容限的
±5%
如图电阻的选择。
与10KH / E ,还有的没有温度补偿
逻辑电平,而LT1720 / LT1721 ,将电路
示给水平是稳定的温度。这
会降低噪声容限在整个温度范围。在一些
精读音响gurations能够添加补偿与
二极管或晶体管串联的电阻器
这些网络。
有关ECL设计的更多信息,请参阅参考书
数据手册( DL140 ) ,在10KH系统设计手册
( HB205 )和PECL设计( AN1406 ) ,全部来自摩托罗拉。
10
U
W
U
U