位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第640页 > M48Z35-70MH1TR > M48Z35-70MH1TR PDF资料 > M48Z35-70MH1TR PDF资料1第8页

M48Z35 , M48Z35Y
读取模式
该M48Z35 / Y是在读模式时W
(写使能)高, E(芯片使能)为低。
该器件的架构允许纹波通过AC-
从8 264144中的位置过程数据的
静态存储阵列。因此,唯一的地址
由15地址输入指定定义了
的32,768个字节的数据中的一个将被访问。
有效的数据将在数据I / O引脚
地址访问时间内(T
AVQV
)后的最后一个
地址输入信号是稳定的,所提供的电子
和G存取时间也满意。如果E和
g接入时间得不到满足,有效的数据将
图8.读模式AC波形
tAVAV
A0-A14
tAVQV
TELQV
E
TELQX
TGLQV
G
TGLQX
DQ0-DQ7
有效
AI00925
的芯片使能访问后后可用
时间(t
ELQV
)或输出启用访问时间
(t
GLQV
).
八三态数据I / O信号的状态
用E和G的控制。如果输出是activat-
编前吨
AVQV
中,数据线将被驱动至
不确定的状态,直到吨
AVQV
。如果该地址在 -
看跌期权被改变,而E和G保持活跃,
输出数据的有效期为输出数据保持
时间(t
AXQX
),但走不定,直到下一
地址访问。
有效
tAXQX
TEHQZ
TGHQZ
注:写使能( W) =高。
8/20