
RSLIC ( IDT82V1671 ) & CODEC ( IDT82V1074 )芯片组
工业温度范围
为1以指示摘机检测到。一个中断,如果产生
香港[n]位没有被屏蔽。
注意,在一个环的停顿期间中,摘机状态不能
由AC振铃切断被检测到。当检测到摘机状态
在一个环突发期间,在振铃信号将被删除
自动在过零点。由于RING_EN位保持不变,
用户应明确为0的软件。
如果几个电话是在相互平行的前端之间
和环系,挂机AC电流将增加。如果交流负载是
过大,则挂机电流短回路的会比场外大
长钩环的电流 - 这将可能导致的错误指示
在摘机状态。因此,将AC振铃切断检测方法
应仅在短环路(环路阻抗< 1千欧)和低使用
电源应用。
表 - 2
列出了用于内部振铃可编程参数
产生和环行程检测。
表 - 2寄存器和科- RAM存储单元用于内部振铃模式
参数
寄存器位/科-RAM词
笔记
RING = 1 :编解码器设置为振铃模式
SCAN_EN = 1和SM [2:0 ] = 010 :在RLSIC设定为内部振铃模式。
RING_EN = 0 :环暂停;
RING_EN = 1 :环爆裂。
RG = 0 :耳鸣科-RAM参数的选择。
RG = 1:振铃参数(频率,振幅和偏移)在ROM是
选择(默认) ;
通过科-RAM进行编程。可编程范围: 20200赫兹
±
3%
耐受性。默认值(在ROM中):30赫兹。
通过科-RAM进行编程。可编程范围: 0 70与副总裁
±
1%
耐受性。默认值(在ROM中) : 40 VP 。
通过科-RAM进行编程。可编程范围:0 20 V带
±
1%
耐受性。默认值(在ROM中) : 7V。
RT_SEL = 0 :交流圈之旅选择;
RT_SEL = 1 :直流环脱扣被选中。
信号= 0 :中科-RAM的交流和直流环跳变门限被选中;
信令= 1:在ROM中的AC和DC环跳闸阈值被选择(默认);
通过科-RAM进行编程。可编程范围: 020 mA,带
±
5%
耐受性。默认值(在ROM中) :5毫安。
通过科-RAM进行编程。可编程范围: 020 mA,带
±
5%
耐受性。默认值(在ROM中) :5毫安。
指示环脱扣检测结果时, “0”是指信道的n + 1为挂机而'1'
装置的通道n + 1处于摘机状态( n = 0至3)
MPI模式:位环LREG7 ,位
SCAN_EN和SM [ 2:0]在LREG6 ;
内部振铃模式选择GCI模式:位环LREG7 ,位
SCAN_EN和SM [ 2:0]在下游侧的C / I
通道字节。
内部振铃启用
内置铃声参数
选择
内部振铃频率
内部振铃幅度
内部振铃失调电压
环法之旅选择
环旅阈值的选择
交流圈之旅门槛
DC环阈值之旅
环之旅检测结果
迹象
位RING_EN在LREG7
RG位在LREG5
字RingFreq在科-RAM
字RingAmp在科-RAM
字RingOffset在科-RAM
位RT_SEL在LREG7
位信号在LREG5
字RTthld_AC在科-RAM
字RTthld_DC在科-RAM
位HK [N ]中GREG26
3.4.2
外部振铃方式
该芯片组可产生高达70 VP的内部振铃信号。在
要求较高的环幅度,外部振铃信号的应用
都可以使用。
图 - 50 105页
示出了应用电路,其
使用外部振铃信号。
如果RSLIC设置为外部振铃模式(见
表 - 3
为
详细说明) ,从外部振铃发生器的振铃信号将是
中环爆通过外部继电器切换到提示/环行
期间,以及将在环暂停期间被除去。
该编解码器提供了两个可编程IO引脚( IO1和IO2 )与
继电器驱动能力为每个信道。它们可以被用来控制
外部环中继无需额外的部件。外部振铃
可以如下文所述的开/关进行切换以两种不同的模式:
同步模式(此模式时,可以使用IO1引脚
选择来控制外部环中继) 。在此模式下,外部
振铃器提供同步信号,以通过所述RSYNC针编解码器
以保证在零交叉开关的振铃信号。这
同步模式是通过在LREG19设置SYNC_EN位为启用
1.当编解码器的IO1引脚被配置为输出( LREG20 :
24
IO_C [0] = 1) ,外部振铃信号将在RSYNC切换
边沿(上升沿或下降沿)旁边的IO1销的变化,如图
图 - 12 。
该IO1引脚的逻辑电平由在IO [0]比特设定
LREG20 :
IO [0] = 0 : IO1引脚设置为逻辑低电平;
的IO [ 0] = 1: IO1引脚设为逻辑高。
在同步模式中,编解码器提供了一个硬件振铃切断
作用是加快摘机事件的响应。例如,如果一个
在IO1引脚逻辑低电平开始振铃,而逻辑高电平,该引脚
停止振铃,一次摘机事件期间环突发检测
期间, IO1销将被设置为逻辑高的自动删除的
振铃信号虽然IO [ 0 ]位保持为0 ,用户应设置
IO [ 0]位为1软件。
异步模式。如果没有同步信号被施加到
编解码器,或者一些应用的RSYNC销需要切换
而不引起的过零的任何延迟振铃信号
同步,在LREG19的SYNC_EN位应该被设置为0。在这种
情况下,外部的振铃信号将被立即经过切换
相应的IO引脚控制位( IO [ 0 ]为IO1引脚和IO [ 1 ]为