
HFA3860
表11.控制寄存器值单天线征用(续)
CON组fi guration
注册
CR24
CR25
CR26
CR27
CR28
CR29
CR30
CR31
RX状态
RX服务领域地位
RX长度字段状态(高)
RX长度字段状态(低)
测试总线地址
测试总线监控
测试寄存器1
测试寄存器2
名字
TYPE
R
R
R
R
读/写
R
读/写
读/写
注册
十六进制地址
60
64
68
6C
70
74
78
7C
1/2 / 5.5 / 11 Mbps的
X
X
X
X
00
X
00
02
控制寄存器
下表描述了每个控制寄存器的功能以及在每个控制寄存器中的相关位。
配置寄存器0地址( 0H ) PART /版本Code
位7:4
位3:0
部分代码
0 = HFA3860
版本代码
1 =第一个版本
配置寄存器1地址( 04H ), I / O极性
该寄存器是用来定义时钟和其它的接口信号的相位。 00H是正常的设置。
第7位
这种控制RX_CLK输出的相位
逻辑1 =反转CLK
逻辑0 =非反转CLK
该控制位选择MD_RDY输出引脚34的有效电平。
逻辑1 = MD_RDY有效0
逻辑0 = MD_RDY是活动1
该控制位选择空闲信道评估( CCA )输出引脚32的有效电平。
逻辑1 = CCA活动1
逻辑0 = CCA活动0
该控制位选择能量检测( ED)的输出是一个输出引脚的测试端口, 44针的有效电平。
逻辑1 = ED活动0
逻辑0 = ED活动1
该控制位选择载波侦听( CRS )的输出引脚作为输出引脚的测试端口, 45针的有效电平。
逻辑1 = CRS活动0
逻辑0 = CRS活动1
该控制位选择发送的有效电平使能( TX_PE )输入引脚2 。
逻辑1 = TX_PE活动0
逻辑0 = TX_PE活动1
该控制位选择发送输出时钟( TXCLK ) 4脚的阶段。
逻辑1 =倒TXCLK
逻辑0 =非反转TXCLK
该控制位选择发送现成( TX_RDY )输出引脚5的活性水平。
逻辑1 = TX_RDY活动0
逻辑0 = TX_RDY活动1
第6位
第5位
4位
第3位
第2位
第1位
位0
4-27