
EL5421
电源旁路和印刷电路
电路板布局
该EL5421可提供增益的高频。与任何
高频设备,良好的印刷电路板布局
必要的,以获得最佳的性能。地平面
施工强烈建议,引线长度应为
尽可能短和电源引脚必须充分
旁路,以减少振荡的危险。对于普通的单
供应操作,其中在V
S
- 引脚被连接到地,
一个0.1μF的陶瓷电容应放置在V
S
+引脚
到V
S
- 引脚。那么A 4.7μF的钽电容应
并联连接,放置在缓冲区的区域。一
4.7μF的电容器可用于多种设备。同样
电容的组合应放置在每个电源引脚
对地,如果分割的耗材被使用。
0.6
功耗( W)
0.5
0.4
0.3
0.2
0.1
0
JEDEC JESD51-3低有效热
系数测试板
486mW
θ
M
JA
=
10
20
6°
C/
W
SO
P
0
25
50
75 85
100
125
环境温度( ℃)
图26.包装功耗VS AMBIENT
温度
未使用的缓冲器
建议在任何未使用的缓冲器具有输入绑
到接地平面。
驱动容性负载
该EL5421可驱动大范围容性负载。如
负载电容的增加,然而, -3dB的带宽
该装置将减少,并且峰值的增加。该
缓冲器驱动10pF的负载并联10kΩ的只有1.5分贝
调峰和100pF电容与峰值的6.4分贝。如果少峰
希望在这些应用中,一个小的串联电阻
(通常在5Ω和50Ω )可以被放置在一系列
的输出。然而,这显然会降低增益
略。还原峰化的另一种方法是添加一个
"snubber"电路在输出上。一个缓冲是并联负载
由一个电阻器串联的电容器。值
150Ω和10nF是典型的。一个缓冲器的优点是
它不绘制任何DC负载电流或降低增益
Intersil公司所有产品的制造,组装和测试都采用ISO9000质量体系标准。
Intersil公司的质量CERTI网络阳离子可在www.intersil.com/design/quality观看
Intersil的产品仅出售描述。 Intersil公司保留随时修改电路设计,软件和/或特定网络连接的阳离子在任何时候没有合适的
通知。因此,告诫读者,以验证数据表之前订货电流。 Intersil提供的信息被认为是准确和
可靠的。然而,承担任何责任由Intersil或其子公司供其使用;也不对第三方专利或其他权利的任何侵犯,可能导致
从它的使用。没有获发牌照以暗示或以其他方式Intersil公司或其子公司的任何专利或专利权。
关于Intersil公司及其产品的信息,请参阅www.intersil.com
11