
飞思卡尔半导体公司
技术参数
超前信息
DSP56L307/D
启5 , 6/2004
24位数字信号
处理器
飞思卡尔半导体公司...
3
16
6
6
内存扩展区
节目
内存
16 K
×
24位
or
15 K
×
24位
和
指令
缓存
1024
×
24位
PM_EB
SCI
三重
定时器
HI08
ESSI
EFCOP
X数据
内存
24 K
×
24位
Y数据的
内存
24 K
×
24位
该DSP56L307是
适用于
需要应用
大量的
内部存储器中,例如
作为网络和
无线基础设施
应用程序。该
EFCOP可以加速
一般的过滤
的应用,如
回声消除
应用程序,
的相关性,并
通用
基于卷积的
算法。
PIO_EB
XM_EB
地址
GENERATION
单位
六通道
DMA单元
引导
只读存储器
YAB
XAB
PAB
DAB
YM_EB
外设
扩区
外
地址
公共汽车
开关
外
公共汽车
接口
和
我 - 缓存
控制
外
数据
公共汽车
开关
动力
管理
JTAG
一旦
18
地址
24-Bit
DSP56300
CORE
DDB
YDB
XDB
PDB
GDB
13
控制
国内
数据
公共汽车
开关
24
数据
时钟
PLL
发电机
EXTAL
XTAL
RESET
PINIT / NMI
节目
打断
调节器
节目
解码
调节器
MODA / IRQA
MODB / IRQB
的MoDC / IRQC
MODD / IRQD
节目
地址
发电机
数据ALU
24
×
24 + 56
→
56位MAC地址
两个56位累加器
56位桶式移位器
5
DE
PCAP
图1 。
DSP56L307框图
摩托罗拉DSP56L307 ,的一员
DSP56300数字信号处理器( DSP)的家族,
支持一般的网络应用
过滤操作。增强的过滤器
协处理器( EFCOP )在执行滤波算法
与核心业务并行,增强信号
质量与信道的吞吐量或没有影响
总的信道支持。其结果是增加
整体性能。像其他的DSP56300
家庭成员,所述DSP56L307使用
高性能,单时钟周期- per-
指令引擎( DSP56000代码兼容) ,一
桶形移位器, 24位寻址,指令
高速缓冲存储器,和一个直接存储器存取(DMA)
控制器(见
图1)。
该DSP56L307
执行以每秒1.6亿的说明
( MIPS ) ,达到290 MIPS的时候EFCOP是
使用。它工作的内部160 MHz时钟
用1.8伏的核心和独立的3.3伏
输入/输出( I / O)供电。
什么是新的?
启5更新
例如时钟输入
在电路
图2-1 。
注意:
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
欲了解更多有关该产品,
转到: www.freescale.com