位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第555页 > DSP56F801FA80 > DSP56F801FA80 PDF资料 > DSP56F801FA80 PDF资料7第11页

JTAG /次
2.10 JTAG /次
表13. JTAG /片上仿真(一次)信号
数
引脚
1
信号
名字
TCK
信号
TYPE
输入
国家在
RESET
信号说明
输入,拉
测试时钟输入,这
输入引脚提供了一个门控时钟
低内部同步测试逻辑和串行数据转移到JTAG /一次端口。
该引脚在内部连接到一个下拉电阻。
输入,拉
测试模式选择输入,这
输入引脚用于测序的JTAG
高内部TAP控制器的状态机。据采样于TCK的上升沿
并具有片内上拉电阻。
输入,拉
测试数据输入,这
输入引脚提供一个串行输入数据流,以
高内部的JTAG /次端口。据采样于TCK的上升沿和有
片内上拉电阻。
三态
测试数据输出,这
三态输出引脚提供一个串行输出
数据流从JTAG /次端口。它被驱动在Shift -IR和
按住Shift -DR控制器状态和变化在TCK的下降沿。
1
TMS
输入
1
TDI
输入
1
TDO
产量
1
TRST
输入
输入,拉
测试复位,由于
输入时,该引脚上的低信号,提供一个复位
高内部信号的JTAG TAP控制器。为确保完成硬件复位,
TRST应该断言,只要复位有效。唯一
在调试环境发生异常时,硬件DSP
复位是必需的,不重置一次/ JTAG是必要
模块。在这种情况下,断言复位,但不断言TRST 。
产量
调试事件-DE
提供识别调试事件的低脉冲。
1
DE
产量
摩托罗拉
DSP56F801初步的技术数据
11