
飞思卡尔半导体公司
概观
特点
–
–
–
–
–
–
–
最终的块传输中断
从中断线路和所有外设触发
软件可编程的基于PLL的频率合成器为核心的时钟
允许低功率分频系数(DF )的变化无锁的损失
输出时钟歪斜消除
片上仿真(一次' )模块
联合测试行动组(JTAG)测试访问端口( TAP )
地址跟踪模式反映了公司内部程序RAM的外部端口访问
锁相环(PLL)的
硬件调试支持
飞思卡尔半导体公司...
片上存储器
改进的哈佛结构允许同时访问程序和数据存储器
30720 ×24位的片上ROM中的程序
1
(在16位兼容模式下被禁用)
6144 ×24位片上X - ROM数据
1
6144 ×24位片上的Y数据光盘
1
程序RAM ,指令高速缓冲存储器中,X数据RAM ,以及Y数据RAM的大小是可编程的
.
指令
缓存
残
启用
残
启用
–
–
–
–
–
–
–
开关
模式
残
残
启用
启用
程序RAM
SIZE
3072
×
24-bit
2048
×
24-bit
5120
×
24-bit
4096
×
24-bit
指令
缓存大小
0
1024
×
24-bit
0
1024
×
24-bit
X数据RAM
SIZE
5632
×
24-bit
5632
×
24-bit
5632
×
24-bit
5632
×
24-bit
Y数据的RAM
SIZE
5632
×
24-bit
5632
×
24-bit
3584
×
24-bit
3584
×
24-bit
192 ×24位的引导ROM (在16位兼容模式下被禁用)
数据存储器扩展到256K ×24位字的内存使用SRAM P ,X和Y存储器。
数据存储器扩展到16M ×24位字的内存使用DRAM P ,X和Y存储器。
外部存储器扩展端口( 24针数据高速外部存储器
访问允许大量每个样品的外部通路的)
用于无缝连接的SRAM芯片选择逻辑
片上的无缝连接DRAM的DRAM控制器
增强型串行音频接口( ESAI )包括:
六个串行数据线, 4种可选的接收或发送,只发送2 。
主站或从站功能
I
2
S,索尼, AC97 ,音响等协议实现
片外存储器扩展
外围设备和支持电路
1.These ROM的可以是工厂与由应用程序开发者所提供的数据或程序进行编程。
2
DSP56362超前信息
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉