
OPA694
www.ti.com
SBOS319C - 2004年9月 - 修订2004年11月
耗散。叠加电阻负载线到剧情
表明OPA694可以驱动
±2.5V
为25Ω或
±3.5V
为50Ω不超过输出功能或
1W的功耗限制。一个100Ω的负载线(标准测试
电路负载)示出全
±3.4V
输出摆幅能力,
如图所示,电气特性的影响。
指定的最低输出电压和电流
超温是由最坏情况下的仿真的设定
低温极端。只有在冷启动时将在
输出电流和电压下降到数
在电气特性表中所示。作为输出
晶体管提供电力,结温会
增加,减少双方V
BE
(增加可用
输出电压摆动),并且增加电流增益
(增加可用的输出电流)。在稳定状态
操作中,可用的输出电压和电流的意志
总是大于在所述超温所示
规格,由于输出级结
温度会比规定的最小值,
工作环境。
典型特征显示了推荐
S
vs
容性负载和产生的频率响应
的负载。比为2pF的寄生电容负载较大的能
开始降解的OPA694的性能。长
PC板走线,无与伦比的电缆和连接
多个器件可以很容易地导致此值是
超标。总是仔细考虑这种效果,并添加
推荐的串联电阻尽可能靠近,以
该OPA694输出引脚(见
板布局指南
部分) 。
失真性能
该OPA694提供了良好的失真性能成
100Ω负载上的
±5V
耗材。通常,直到
基本信号达到非常高的频率或功率
水平时,二次谐波将主导与失真
一个微不足道的3次谐波分量。然后,重点对
的二次谐波,增加负载阻抗
直接提高了失真。记住,总负载
包括反馈网络中的同相
配置(参见图1),这是R的总和
F
+ R
G
,
而在反相配置中,它仅仅是
F
。另外,
提供额外的电源去耦电容
之间的电源引脚( 0.1μF ) (对于双极性工作)
提高了二阶失真略( 3分贝在6dB ) 。
在大多数运算放大器,增加输出电压摆幅
直接增加了谐波失真。典型
特征显示在第二谐波增加
不到预期的2倍速率,而第三谐波
增大以比预期的3倍速率少一些。哪里
测试电源双打,第二谐波增加
不到预期的6分贝,而第三谐波
增加小于预期12分贝。这也
显示在2色调,第三阶互调杂散
调(IM3 )的响应曲线。在3阶杂散水平
极低的低输出功率电平。输出级
继续持有他们的低,甚至为根本动力
达到很高的水平。作为典型特性
展会上,互调杂散权力不
随着预测由传统的拦截模式。如
基波功率电平的增加,动态范围
不显著降低。
驱动容性负载
其中最苛刻的,但很常见的负载
对于一个运算放大器的条件是电容性负载。通常,该
电容性负载的输入的ADC ,包括
额外的外部电容可能
建议提高ADC的线性度。高速,
像OPA694高开环增益放大器可以非常
易患稳定性和闭环下降
当容性负载直接放置响应峰值
在输出引脚上。当放大器开环输出
性被认为是,该容性负载介绍
在信号路径中的附加极点可以减小
相位裕度。若干外部解决这个问题的
已经提出。当主要考虑因素
在频率响应平坦度,脉冲响应保真度,
和/或变形,最简单和最有效的解决方案
是通过分离从反馈回路中的电容性负载
插入放大器之间的串联隔离电阻
输出和容性负载。这并没有消除
极从环路响应,而是移动它,并增加了
一个零点在更高的频率。额外的零的作用是
从电容性负载极点抵消相位滞后,从而
增加相位裕度和提高稳定性。
15