位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第1136页 > PSD512B1-C-70L > PSD512B1-C-70L PDF资料 > PSD512B1-C-70L PDF资料1第6页

PSD5XX家庭
介绍
(续)
该PSD5XX的电源管理单元(PMU)使用户能够控制
在选中的功能块的功耗,根据系统的要求。为
微控制器不产生芯片选择输入,用于在PSD中,自动
该PMU掉电( APD )的单位可以设置为使私营部门进入掉电
或休眠模式,基于ALE (或AS )的活动。
实现您的设计从来没有比PSDsoft中, WSI公司的软件更容易
开发套件。使用PSDsoft中,您可以执行以下操作:
配置您的PSD5XX与几乎所有的微控制器工作
指定要在可编程逻辑中实现什么用的设计文件
模拟设计
您的设计下载到使用程序员的一部分。
2.0
主要特点
t
单芯片可编程外围的基于微控制器的应用
t
256K到1 ,具有以下特点兆UV EPROM的:
可配置为32 ,64或128的K× 8 ;或如16 ,32,或64千×16
分成用于优化的地址映射四个相等大小的可映射块
快70纳秒访问时间,其中包括地址译码
内置零功耗技术
t
16千位的SRAM可配置为2K ×8或1K ×16。访问时间可以是
一样快70纳秒,包括地址译码。该SRAM的内容可以是
电池支持由一个电池连接到VSTBY销。 SRAM的设计也
采用零功耗技术
t
40个I / O引脚(分为5个8位端口),可以单独配置为:
标准的MCU的I / O
PLD /宏单元I / O
锁存地址输出
高位地址输入
特殊功能I / O
漏极开路输出
t
三零功耗可编程逻辑器件( ZPLDs ) :译码PLD ( DPLD ) ,该
通用的可编程逻辑器件( GPLD ),以及外设的PLD ( PPLD )可用于:
截至61输入和输出的140项产品
24宏单元和I / O
解码高达16 MB地址
状态机和状态逻辑
产生的外部信号(片选,总线接口等)
t
这消除了对外部“胶合逻辑”微控制器逻辑具有以下
产品特点:
能力接口到多路复用和非多路复用总线
内置地址锁存器复用的地址/数据总线
ALE和复位极性都是可编程的
多组态可用于接口到许多不同的微控制器
t
4个16位计数器/定时器,有五种操作模式,并且可以通过控制
在PPLD宏单元。经营模式:脉冲和波形发生,时间
捕捉,事件计数,和一个看门狗定时器(实时时钟) 。
t
八个输入优先权编码的中断控制器。通过生成四个中断
该PPLD和是用户定义的。由产生其他四个中断
计数器/定时器的终端计数标志。每个中断都可以单独屏蔽,
配置为边沿或电平敏感。
t
页面逻辑连接到ZPLDs和扩展微控制器的地址空间,以达
16倍
3