
CS4385
任何这些寄存器位的更多信息可以在寄存器说明部分找到。
渠务署输入结构和模拟输出的设计处理标称0分贝- SACD ( 50 %
调制指数)在全额定性能。的3分贝- SACD的信号可施加短暂PE-
时间riods然而,性能在这些水平不能保证。如果持续3分贝- SACD
水平是必需的,数字音量控制应设置为-3.0分贝。同样的音量控制
寄存器影响PCM输出电平。没有必要改变音量控制设定BE-
吐温的PCM和DSD以具有0分贝输出电平匹配时(既0 dBFS的0分贝的SACD
将在-3 dB的输出在这种情况下) 。
DSD阶段
调制方式
DSD_SCLK
BCKA
(128Fs)
DSD普通模式
未使用
BCKA
(64Fs)
DSD_SCLK
DSD_SCLK
BCKD
(64Fs)
未使用
D0
D1
D1
D2
DSDAx ,
DSDBx
DSDAx ,
DSDBx
D0
D1
D2
未使用
图22. DSD相位调制模式图
3.9
接地和电源安排
与任何高分辨率转换器,该CS4385需要认真注意电源
接地安排,只要它的潜在的性能是可以实现的。典型的连接二 -
AGRAM给出了建议的权力安排,与VA , VD , VLC和VLS连接
清洁用品。如果地平面数字地和模拟地,与GND之间的分裂
在CS4385的引脚应连接到模拟地平面。
所有的信号,特别是钟表,应保持远离FILT +和VQ引脚,以避免
不必要的耦合到DAC 。
26
DS671A1