
CLC409
应用事业部
(续)
CLC409不显示拦截型的性能。
(其中,相对的杂散电平在一个2X速率与变化
测试音权力) ,由于内部全功率带宽
可以增强的性能为增强电路
而散热可以忽略不计的静态输出摆幅增大
低输出功率的条件下权力。此功能恩
hances的失真性能和全功率带宽
相匹配的高得多的静态电源电流部分。
通过从转换信号。此外,C
in
常常是一
电压变化的电容。此输入阻抗
非线性会引起失真项,这将增加为
R
s
增大。只有轻微的调整,向上或向下的
推荐的
s
值,因此应尝试
优化系统性能。
DC精度和噪声
该CLC409提供了一个改进的失调电压引脚
兼容CLC400低增益放大器。偏移量调整
可从CLC400被因此不包括在本
的一部分。下面的输出偏移式显示输出
偏移量计算方程的非反相的配置
化用一个例子来使用典型的偏置电流和偏置
规范对于A
V
= +2.
输出失调
V
O
=(
±
I
bn
R
in
±
V
io
)(1+R
f
/R
g
)
±
I
bi
R
f
例如计算对于A
V
=+2, R
f
=250, R
in
=25:
V
O
=(
±
10A (25)
±
0.5mV)2
±
10A (250)=
±
3.25mV
这种低输出失调电压超过一个显着的改善
早期的超高速放大器。在进一步改善
输出失调电压和漂移,可以使用的COM
posite放大器应用笔记OA- 7描述。
两个输入偏置电流在两个物理无关
幅度和极性的电流反馈拓扑。它
是不可能的,因此,通过匹配消除它们的影响
为两个输入的源阻抗(如通常是
为匹配的输入偏置电流的设备进行) 。
总输出噪声计算以类似的方式来
输出失调电压。利用输入噪声电压和两个
输入噪声电流,输出噪声是通过开发
同样的增益公式为每个术语,但组合成的
平方促进元素的总和的平方根。
参见应用笔记OA- 12的噪音进行了充分讨论
计算电流反馈放大器。
印刷电路板布局
正如任何高速组分,认真注意
电路板布局是必要的,以获得最佳的性能。评估显
ATION PC板( CLC730013 - DIP , CLC730027 - SOIC和
CLC730068 - SOT)用于CLC409是可用的。这额外
tional电源旁路电容C
ss
可以很容易地添加
向董事会如果需要的话。而且布局建议可
在应用笔记OA- 15发现。
01274820
图3.输入放大器ADC
科幻gure 3
示出了使用CLC409到一个典型的应用
驱动ADC 。串联电阻,R
s
时,放大器之间
输出和ADC输入端实现最佳的系统关键
性能。这个负载电容,如果直接应用到
输出引脚,可迅速导致振铃达到不可接受的水平
在脉冲响应。 R的阴谋
s
和稳定时间对丙
L
前一页上是一个很好的起点设置
R
s
。得出该地块的价值最大限度地减少了工序沉淀
时间变成一个固定的分立的容性负载。另外还有几个
约束然而应当考虑,在驱动
电容输入或ADC 。
有一个选项,以增加研发
s
,带限在ADC
输入任何噪音或奈奎斯特带宽限制的目的。在 -
压痕
s
太多,但是,可以引起不可接受的
大的输入干扰由于开关瞬变耦合
www.national.com
8