
飞利浦半导体
产品speci fi cation
数字视频编码器
7.7
同步
SAA7128H ; SAA7129H
在从模式下,触发水平相可
在该行编程,以任何角度,垂直相
从第0行到从所述第一锯齿脉冲计数的第15行
在半年线的步骤。
每当同步信息不能被导出
直接从输入, SAA7128H ; SAA7129H会
与内部的水平,垂直和PAL计算它
阶段。这给出了相对于外部良好的柔韧性
同步但电路不抑制非法
设置。在这种情况下,例如在奇数/偶数信息
可能会消失,因为它在非隔行扫描模式。
在主控模式下,线路长度固定为1728个时钟
在50赫兹和1716的时钟在60赫兹。为了让
非隔行扫描的帧,场的长度可以通过改变
±0.5
线。在逐行扫描的情况下, SAA7128H ;
SAA7129H不提供奇/偶信息和
输出信号不包含在PAL “布鲁赫序列' 。
在RCV1引脚的IC可以提供:
垂直同步( VS )信号与2.5 ( 50 Hz)或3 ( 60赫兹)
时间线
奇/偶信号是低奇数场
A现场序列( FSEQ )信号是高的
的4,8分别是12场序列的第一个字段。
在RCV2销,还有一个水平脉冲
可编程相位和持续时间可用。该脉冲
可以在一个可编程的非活动部分被抑制
现场给人一种复合消隐信号。
的RCV端口的方向和极性可
自主选择。定时参考中可以找到
表52和60 。
7.8
时钟
该SAA7128H的同步; SAA7129H能
工作在两种模式;从模式和主模式。
在主模式下(参见图19 ) ,该电路产生的所有
在视频中必要的定时信号本身,它可以
提供在RCV1和RCV2端口定时信号。
在从模式下,它接受无论是从时间信息
RCV销或从所述嵌入的定时数据
ITU - R BT.656数据流。
对于SAA7128H ; SAA7129H ,唯一的区别
主从模式之间的是它忽略了
定时在主模式下的输入信息。因此,如果在
从模式,任何时间信息丢失, IC将
继续运行免费的没有明显的效果。但
决不能有任何额外的脉冲(带错相)
因为电路不会忽视他们。
在从模式(见图18 ) ,接口电路决定,
该信号,预计在RCV1端口以及
信息取自其活性斜率。极性可以
被选择,如果PRCV1是逻辑0上升斜率将
活跃的。
该信号可以是:
垂直同步( VS )脉冲;活动斜率设置
垂直相位
奇/偶信号;活动斜率设置垂直
相,内部场标志的奇数和任选套
水平相位
A现场序列( FSEQ )信号;它标志着第一个字段
在图4( NTSC制式),8( PAL制式)的分别为12 ( SECAM)场
序列。除了奇/偶信号,它也设定
PAL制式相和可选定义了子载波
阶段。
在RCV2端口,所述集成电路可以提供一个水平脉冲
具有可编程启动和停止阶段;这个脉冲可以是
抑制在垂直消隐期间建立,为
例如,一个复合消隐信号。
水平相位可以通过一个单独的输入设定
RCV2 。在VS脉冲RCV1的情况下,这是
强制性的。另外,也可以设置在信号路径的空白
经由该输入端。
从ITU- R BT.656数据流时, SAA7128H ;
SAA7129H解码第一行仅在奇数的开始
场。所有其它信息将被忽略,可能会错过。如果这
种从模式被激活时, RCV引脚可能
切换到输出模式。
该输入LLC1可以是外部时钟源
或缓冲片上时钟XCLK 。内部晶体
振荡器可以与任何第3谐波或运行
根本的结晶。
7.9
I
2
C- BUS接口
在我
2
C总线接口是一个标准的从收发器,
支持7位从机地址和400千位/秒
保证传输速率。它使用8位的子地址与
自动增量功能。所有寄存器都是写和
可读,除了一个只读状态字节。
在我
2
C总线从地址定义为88H与21针
( SA )连接到低电平,并为8CH与引脚21 ( SA )为高电平。
2000 3月8日
12