位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1752页 > AT93C46B-10PI-2.7 > AT93C46B-10PI-2.7 PDF资料 > AT93C46B-10PI-2.7 PDF资料1第6页

功能说明
该AT93C46B通过一个简单而灵活的访问
三线串行通信接口。设备操作
化是由主机发出七个指令控制
处理器。有效的指令开始与CS的上升沿
而由后面了合个起始位(逻辑“1” )的
priate操作码和所需的内存地址位置。
读(READ ) :
在读( READ )指令包含
要读出的地址代码的存储位置。后
指令和地址被从解码数据
选定的存储单元提供的串行输出
引脚DO 。输出数据的变化都与利培同步
荷兰国际集团的串行时钟SK边缘。但是应当注意的是,一个
虚位(逻辑0 )之前的16位数据输出字符串。
擦/写( EWEN ) :
为了保证数据的完整性,
部分自动进入擦除/写禁止
( EWDS )状态时,电源首次应用。擦除/写
使能(EWEN )指令必须先执行之前
任何编程指令可以被执行。请
注意,一旦在擦/写使能状态,编程
明保持启用状态,直到擦除/写禁止
( EWDS )指令被执行或V
CC
电源被移除
从零件。
擦除( ERASE ) :
擦除( ERASE )指令亲
克中指定的存储单元中的所有位的逻辑
“1”状态。自定时擦除周期开始后的ERASE
指令和地址进行解码。 DO引脚输出
的一部分,如果CS的READY / BUSY状态,带来了高
在被保持低至少250纳秒(T
CS
) 。逻辑
' 1'在销DO表示选定的存储器位置
已被删除,以及部分已准备好为另一个指令
化。
同步数据时序
WRITE (写) :
写(写)指令包含
数据的16位被写入到指定的存储器
位置。后自定时编程周期的开始
数据的最后位在串行数据输入管脚DI被接收。该
DO引脚输出部分的READY / BUSY状态,如果是CS
正在保持低了至少250纳秒之后变为高电平
(t
CS
) 。逻辑' 0' DO表明编程仍在
进展情况。逻辑“1”表示该内存位置的
指定的地址已被写入与数据巳
燕鸥中所含的指令和部分准备
进一步的说明。
全部清除( ERAL ) :
擦除所有( ERAL )指令
程序存储器阵列的逻辑在每一个比特“1”状态
与主要用于测试目的。 DO引脚输出
使零件的READY / BUSY状态,如果CS被
正在保持低了至少250纳秒(T后高
CS
) 。该
ERAL指令只适用于V
CC
= 5.0V
±
10%.
全部写入( WRAL ) :
写所有( WRAL )指令
程序与数据模式的所有内存位置光谱
后指定的指令。 DO引脚输出
的一部分,如果CS的READY / BUSY状态后所带来的高
正在保持低了至少250纳秒(T
CS
) 。该WRAL
指令只适用于V
CC
= 5.0V
±
10%.
擦/写禁止(EWDS ) :
为了防止
数据的意外打扰,擦除/写禁止( EWDS )
指令禁止所有的编程模式和应
所有编程操作后执行。操作
READ指令是独立于EWEN的
和EWDS指令,并可以在任何时间被执行。
注意:
1.
这是最小的SK周期。
6
AT93C46B