
该
SP805L/M
高电平有效复位输出
的逆
SP690A/SP692A/SP802
重
组输出,并且是有效的V
CC
低至1V 。
一些
μP的,
如Intel的80C51 ,需要
高电平有效复位脉冲。
看门狗输入
看门狗电路监视
μP的
活动。
如果
P
不触发看门狗输入
( WDI)中1.6秒,将一个复位脉冲触发。
内部1.6秒计时器由任一清
复位脉冲或浮动WDI输入。只要
作为复位有效或WDI输入
浮动时,定时器保持清零,并且不
算。当复位释放, WDI
被驱动为高或低时,定时器开始计数。
它可以检测脉冲短至50ns的。
电源失效比较器
电源失效比较器可作为一个
欠电压检测信号的的失败
电源(它是从完全分开
其余的电路的,并不需要是
专用于该功能)。 PFI的输入
相比于内部1.25V参考。如果PFI
小于1.25V时, PFO变为低电平。外部
分压器驱动PFI以感测
未稳压的直流输入+ 5V稳压器。该
分压器比例可以选择,使得
电压PFI低于1.25V之前的
+ 5V稳压器滴出。 PFO然后触发
该中断信号的
P
作准备
掉电。
当V
BATT
连接到V
OUT
,电源失效
比较器关闭, PFO被拉低
以节省备份电池供电。
备份电池切换
V
BATT
V
CC
SW1
D1
D2
SW2
V
OUT
D3
GND
条件
V
CC
& GT ;复位门限
V
CC
& LT ;复位门限
V
CC
& GT ; V
BATT
V
CC
& LT ;复位门限
V
CC
& LT ; V
BATT
SW1
开放
开放
关闭
SW2
关闭
关闭
开放
在掉电或电源故障时,它
可能有必要保护的内容
内存。安装在V备用电池
BATT
,
的RAM是有保证的有权力,如果V
CC
失败。
只要V
CC
超过复位门限,
V
OUT
连接到V
CC
通过0.6Ω PMOS
电源开关。一旦V
CC
下降至低于复位
阈值V
CC
或V
BATT
,以较高者为准,
开关至V
OUT
. V
BATT
连接到V
OUT
通过一个5Ω开关,只有当V
CC
低于
复位门限和V
BATT
大于V
CC
.
当V
CC
超过复位门限,这是
连接到V
OUT
不管电压的
适用于V
BATT
图13 。
在这段时间内,
所述二极管(D1) V之间
BATT
和V
OUT
将
传导电流从V
BATT
到V
OUT
如果V
BATT
is
超过.6V高于V
OUT
.
当V
BATT
连接到V
OUT
备份模式
激活和内部电路将pow-
从电池ERED
图14 。
当V
CC
is
略低于V
BATT
地,在备用模式中的
从V电流消耗
BATT
将典型地
30μA 。当V
CC
下降到超过1V以下
V
BATT
时,内部切换比较隔
断,电源电流降到小于0.6μA 。
复位阈值= 4.65V的SP690A / 802L / 805L
复位阈值= 4.40V的SP692A / 802M / 805M
图13.备用电池切换框图
SP690A/692ADS/08
SP690A / 692A的低功耗微处理器监控与电池切换
版权所有2000 Sipex的公司
10