位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1416页 > ST16C550CJ44 > ST16C550CJ44 PDF资料 > ST16C550CJ44 PDF资料2第13页

ST16C550
寄存器功能说明
下表描绘了分配位功能12 ST16C550内部寄存器。分配
位的功能将在下面的段落中更充分地限定。
表4中, ST16C550内部寄存器
A2 A1 A0
注册
[默认]
注* 2
BIT-7
BIT-6
BIT-5
BIT-4
BIT-3
BIT-2
BIT-1
BIT-0
通用寄存器集
0
0
0
0
0
0
0
0
1
RHR [ XX ]
THR [ XX ]
IER [ 00 ]
bit-7
bit-7
0
bit-6
bit-6
0
bit-5
bit-5
0
bit-4
bit-4
0
bit-3
bit-3
调制解调器
状态
打断
bit-2
bit-2
接受
LINE
状态
打断
XMIT
FIFO
RESET
INT
优先
bit-1
停止
位
bit-1
bit-1
发送
控股
注册
bit-0
bit-0
接受
控股
注册
0
1
0
FCR [ 00 ]
RCVR
TRIGGER
(MSB)
FIFO 'S
启用
RCVR
TRIGGER
( LSB )
FIFO 'S
启用
0
0
DMA
模式
SELECT
INT
优先
bit-2
奇偶
启用
RCVR
FIFO
RESET
INT
优先
bit-0
字
长
bit-1
-RTS
FIFO
启用
0
1
0
ISR [ 01 ]
0
0
INT
状态
0
1
1
LCR [ 00 ]
除数
LATCH
启用
0
SET
休息
SET
奇偶
连
奇偶
字
长
bit-0
-Dtr
1
0
0
MCR [ 00 ]
0
0
环回
启用
休息
打断
-OP2
-OP1
1
0
1
LSR [ 60 ]
FIFO
数据
错误
CD
TRANS 。
空
TRANS 。
控股
空
DSR
取景
错误
奇偶
错误
泛滥
错误
接受
数据
准备
DELTA
-CTS
bit-0
1
1
0
MSR [ X0 ]
RI
CTS
DELTA
-CD
bit-3
DELTA
-RI
bit-2
DELTA
-DSR
bit-1
1
1
1
SPR [ FF ]
bit-7
bit-6
bit-5
bit-4
波特率发生器分频寄存器。可访问时LCR位7被设置为逻辑1 。
注1 *
0
0
0
0
0
1
DLL [ XX ]
DLM [ XX ]
bit-7
bit-15
bit-6
bit-14
bit-5
bit-13
bit-4
bit-12
bit-3
bit-11
bit-2
bit-10
bit-1
bit-9
bit-0
bit-8
注* 1: BRG寄存器可仅当LCR的比特7被置为逻辑1 。
*注2 :该值表示寄存器的初始化HEX值。一个“X ”表示的4位未初始化的蚕食。
修订版4.30
13