添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第68页 > AD9866CHIPS > AD9866CHIPS PDF资料 > AD9866CHIPS PDF资料2第33页
AD9866
接收路径
接收的AD9866 (或AD9865 )路径框图是
在图68所示的接收信号路径包括一个3级的
RxPGA ,一个3极可编程低通滤波器,以及一个12位(或10位)的
ADC。注意,附加2位的分辨率提供了
AD9866 (相对于AD9865 ),导致3 dB至5分贝降低噪音
地板取决于RxPGA增益设置和低通滤波器的截止
频率。还工作在结合接收路径
偏移校正电路。这些模块进行了详细的讨论
在以下各节。需要注意的是电力消耗
该RxPGA可以通过寄存器被修改。 0x13作为在所讨论的
功率控制和损耗部分。
ADIO [11: 6 ] /
的Tx [5:0 ]
补偿没有得到高RxPGA增益设置放大,
可能超过所述ADC的输入范围。
以限制RxPGA的自感应输入偏移,偏移
消除回路是包括在内。这消除循环
在上电时自动地执行,也可以是
通过SPI启动。在校准过程中, RxPGA的第一个阶段是
内部短路,并且每个增益级设置为高增益设置。
数字伺服环路奴隶校准DAC ,迫使
RX输入偏移量为± 32 LSB为这个特殊的高
增益设置。虽然失调变化对其他增益设置,
偏移通常仅限于ADC的2 V输入的± 5 %
跨度。注意,该偏移消除电路的目的是
降低电压偏移归因于仅RxPGA的输入
阶段,而不是归因于外部源的任何直流偏移。
该RxPGA的增益应该被设置为最小化的限幅
ADC的同时利用最其动态范围。该
最大峰 - 峰电压差,它不会导致
在ADC削波示于图69.该图
建议的最大输入信号为-12 dB的增益设置
8.0 V峰峰值,最大输入电压成PGA应
被限制到小于6 V pp的防止导通的ESD
保护二极管。对于具有更高的最大应用
输入信号,可以考虑增加一个外部电阻衰减器
网络。而接收路径的输入灵敏度变差
通过衰减在dB对dB的基础量,低噪音
在RxPGA的特点提供一些设计余量等
该外部线噪声仍是主要来源。
满量程的峰 - 峰值输入范围( V)
8.0000
4.0000
2.0000
1.0000
0.5000
0.2500
0.1250
0.0625
04560-0-069
CLK
SYN 。
2
M
CLK
倍增器
10/12
CLKOUT_1
CLKOUT_2
OSCIN
XTAL
ADIO [11: 6 ] /
接收[5:0 ]
RXEN / SYNC
RXCLK
ADC
80MSPS
SPGA
RX +
2-POLE
LPF
1-POLE
LPF
RX ±
0在6dB -6 18分贝-6至24分贝
= 1分贝
= 6分贝
= 6分贝
6
4
SPORT
注册
控制
收益
制图
LUT
PGA [5:0 ]
AD9865/AD9866
图68.接收路径的功能框图
RX可编程增益放大器
该RxPGA具有数字可编程增益范围
-12分贝至+48分贝通过一个6位的字1 dB的分辨率。其
目的是延长的接收路径,使得动态范围
ADC的输入端呈现一个扩展的信号
在其固定的2 V输入范围。有多种方式
设置RxPGA增益作为RxPGA控制探讨
部,具有以及替代3位增益映射
范围-12分贝至+36分贝8分贝分辨率。
该RxPGA是由两部分组成:一个连续的时间
PGA ( CPGA )的过程中增益和开关电容PGA
( SPGA )精细的增益分辨率。该CPGA由两个
级联增益级提供增益范围为-12 dB到
42分贝6 dB的分辨率。第一阶段具有低噪音
前置放大器( < 3.0纳伏/ rtHz的),从而省去了
外部前置放大器。该SPGA提供从增益范围
0分贝6为1dB的分辨率。一个查找表(LUT )被用于
选择合适的增益设置为每个阶段。
该RxPGA输入的标称差动输入阻抗
出现在设备的RX +和RX-输入引脚为400 Ω // 4 pF的
( ±20% ),并保持相对独立的增益设置。该
PGA输入自偏置在1.3 V共模电平允许 -
荷兰国际集团± 1.5 V的RX +和RX-最大输入电压摆幅。
交流电通过耦合电容耦合的输入信号到该阶段
器( 0.1 μF )建议,以确保任何外部DC
04560-0-068
0.0312
0.0156
0.0100
–12
–6
0
6
12
18
增益(dB )
24
30
36
42
48
图69.最大峰峰值输入与RxPGA增益设置
这不会导致ADC剪辑
第0版|第33页48

深圳市碧威特网络技术有限公司