
AD9840A
串行接口时序和内部寄存器描述
表一内部寄存器映射
注册
名字
手术
VGA增益
钳位电平
控制
CDS增益
地址
A0 A1 A2
0
1
0
1
0
0
0
1
1
0
0
0
0
0
1
D0
D1
D2
D3
数据位
D4
D5
D6
D7
1**
D8
0*
D9
0*
最高位
D10
0*
X
X
X
X
通道选择
CCD / AUX
最低位
最低位
0*
最低位
0*
掉电
模式
软件OB钳位0 *
RESET
开/关
最高位
0*
CDS增益时钟极性选择的
开/关
SHP / SHD / CLP / DATA
最高位
X
0*
X
X
0*
X
X
三
状态
X
*
仅内部使用时,必须设置为零。
如若**
被设置为1 。
荷广
SDATA
0
A0
A1
A2
TEST
0
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
t
DS
SCK
t
DH
t
LS
SL
注意事项:
1. SDATA位内部锁存SCK的上升沿。
2. RNW = READ-不写。置为低电平写操作。
3.考位=内部使用。必须设为低。
装纸寄存器4.系统更新发生在SL的上升沿。
t
LH
图8.串行写操作
荷广
SDATA
1
A0
A1
A2
TEST
0
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
t
DS
SCK
t
DH
t
DV
t
LS
SL
t
LH
注意事项:
1. RNW = READ-不写。置高为读操作。
2.测试位=内部使用。必须设为低。
3.串行数据从选定的寄存器是5TH SCK下降沿有效后出发,上更新SCK
下降沿。
图9.串行回读操作
11位
手术
0
0
D0
D1
D2
D3
...
D10
D0
D1
10位
AGC增益
D2
D3
...
D9
8位
钳位电平
D0
...
D7
10位
控制
D0
...
D9
荷广A0
SDATA
0
0
A1
0
SCK
1
SL
2
3
4
5
6
7
8
9
...
16
17
18
19
20
...
26
27
...
34
35
...
44
...
注意事项:
1.相邻的寄存器任意数量的可加载顺序,从最低的地址递增
一个地址的时间。
2.依次加载多个寄存器,精确的寄存器的长度(如上图所示) ,必须使用每个寄存器。
3.所有已加载寄存器将同时更新了SL的上升沿。
图10.连续串行写操作多个寄存器
第0版
–9–